Tải bản đầy đủ (.doc) (6 trang)

đáp án đề thi lí thuyết tốt nghiệp khóa 3 - điện tử công nghiệp-mã đề thi dtcn - lt (20)

Bạn đang xem bản rút gọn của tài liệu. Xem và tải ngay bản đầy đủ của tài liệu tại đây (188.89 KB, 6 trang )

CỘNG HOÀ XÃ HỘI CHỦ NGHĨA VIỆT NAM
Độc lập - Tự do - Hạnh phúc
ĐÁP ÁN
ĐỀ THI TỐT NGHIỆP CAO ĐẲNG NGHỀ KHOÁ 3 (2009 - 2012)
NGHỀ: ĐIỆN TỬ CÔNG NGHIỆP
MÔN THI: LÝ THUYẾT CHUYÊN MÔN NGHỀ
Mã đề thi: DA ĐTCN - LT 20
Câu NỘI DUNG ĐIỂM
I. Phần bắt buộc
1
Đầu vào dữ liệu d
0
, d
1
, d
2
, d
3
và đầu vào địa chỉ s
1
, s
0
. hai đầu vào địa chỉ sẽ
tạo ra 4 tổ hợp khả dĩ, mỗi đầu vào dữ liệu bị chi phối bởi 1 tổ hợp khác nhau của
các mức ở đầu vào địa chỉ.
- Sơ đồ khối
0,5
đ
0,75
đ
1


- Bảng trạng thái:
F S
0
s
1
s
2
D
0
D
1
D
2
D
3
D
4
D
5
D
6
D
7
D
0
D
1
D
2
D

3
D
4
D
5
D
6
D
7
0
0
0
0
1
1
1
1
0
0
1
1
0
0
1
1
0
1
0
1
0

1
0
1
D
0
0
0
0
0
0
0
0
0
D
1
0
0
0
0
0
0
0
0
D
2
0
0
0
0
0

0
0
0
D
3
0
0
0
0
0
0
0
0
D
4
0
0
0
0
0
0
0
0
D
5
0
0
0
0
0

0
0
0
D
6
0
0
0
0
0
0
0
0
D
7
- Phương trình logic:
.S S S S S
70126012501240123012201210120012
DSSSDSSSDSSSDSSDSSSDSSSDSDSF
+++++++=
- Sơ đồ logic:
-
0,75
đ
2
+ Sơ đồ mạch chỉnh lưu hình tia 3 pha
2
D
0
D

1
D
2
D
3
D
4
D
5
D
6
D
7
C B A
F
+ Nguyên lý hoạt động.
Điện áp các pha thứ cấp biến áp
U
2a
= U
2
sin
U
2b
= U
2
sin
U
2c
= U

2
sin
Xét tại thời điểm ứng với θ
1
ta thấy U
2a
> U
2b
> U
N
> U
2c
. Vậy diode D
1

cho dòng chạy qua. Do U
2c
< 0 nên D
3
bị khóa. D
1
mở khiến cho điện thế điểm M
là U
M
= U
2a
, và vì U
2a
> U
2b

nên D
2
bị khóa ( Điện thế K lớn hơn điện thế A ).
Xét tại thời điểm ứng với θ
2
ta thấy U
2b
> U
2c
> U
N
> U
2a
. Vậy diode D
2
cho dòng
chạy qua. Do U
2a
< 0 nên D
1
bị khóa. D
2
mở khiến cho điện thế điểm M là U
M
=
U
2b
, và vì U
2b
> U

2c
nên D
3
bị khóa ( Điện thế K lớn hơn điện thế A ).
Xét tại thời điểm ứng với θ
3
ta thấy U
2c
> U
2a
> U
N
> U
2b
. Vậy diode D
3

cho dòng chạy qua. Do U
2b
< 0 nên D
2
bị khóa. D
3
mở khiến cho điện thế điểm M
là U
M
= U
2c
, và vì U
2c

> U
2a
nên D
1
bị khóa ( Điện thế K lớn hơn điện thế A ).
Tương tự ta thấy:
Trong khoảng π/6 < θ < 5π/6 D
1
mở, D
2
và D
3
bị khóa
Trong khoảng 5π/6 < θ < 9π/6 D
2
mở, D
1
và D
3
bị khóa
Trong khoảng 9π/6 < θ < 13π/6 D
3
mở, D
2
và D
1
bị khóa
+ Dạng điện áp ra trên tải
0,5
đ

0,75
đ
0,75
đ
3

3
8051 được reset bằng cách giữ chân RST ở mức cao tối thiểu 2 chu kỳ máy
và sau đó chuyển về mức thấp. RST có thể được tác động bằng tay hoặc được tác
động khi cấp nguồn bằng cách dùng một mạch RC như trình bày ở hình 2.15.
Trạng thái của tất cả các thanh ghi sau khi reset hệ thống được tóm tắt ở bảng 2.6
Quan trọng nhất trong các thanh ghi này có lẻ là thanh ghi PC (bộ đếm
chương
trình) được nạp 0000H. Khi RST trở lại mức thấp, việc thực hiện chương trình
luôn luôn bắt đầu ở vị trí đầu tiên trong bộ nhớ chương trình đó chính là địa chỉ
0000H, nội dung của RAM trên chíp không bị ảnh hưởng bởi reset
0,75
đ
1,0
đ
4
; Chuong trinh hien thi so 7 tren led 7 thanh kieu a chung
$include(reg51.inc)
Cseg
Start:
Mov p0,#0f8h
0,5
đ
0,75
đ

5
Jmp start
End
Cộng (I)
II. Phần tự chon, do trường biên soan
Cộng (II)
Tổng cộng (I+II)
………………., ngày ……. tháng ……. năm …………

Duyệt Hội đồng thi tốt nghiệp Tiểu ban ra đề thi
6

×