Tải bản đầy đủ (.pdf) (8 trang)

Kỹ Thuật Vi xử lý hay

Bạn đang xem bản rút gọn của tài liệu. Xem và tải ngay bản đầy đủ của tài liệu tại đây (378.66 KB, 8 trang )

8251 có mấy địa chỉ có thể đọc ghi. b 4
8551 là bộ truyền nhận nối tiếp theo kiểu: a Song công
Bảng vecter ngắt trong hệ thống 80286 bắt đầu tại địa chỉ a 00000H
Bảng vecter ngắt trong hệ thống 80286 sử dụng để b Chứa địa chỉ chương trình ngắt
Bit ESD trong từ chế độ của 8251 sử dụng để: d Xác định chế độ đồng bộ
Bit GATE trong thanh ghi chế độ timer TMOD của 8051 sử dụng để: c Chọn việc cho phép
timer từ bên trong hay bên ngoài.
Bit OE trong từ trạng thái của 8251 là một bit để: a Báo xảy ra lỗi
Bit RTS trong từ lệnh của 8251 sử dụng để: d Tác động một ngõ ra của 8251
Bit TR trong thanh ghi TCON của 8051 có thể sử dụng đề: a Cho phép timer bắt đầu chạy
Bộ định thời của 8051 có số chế độ hoạt động là: d 4
Bộ định thời của 8051 sẽ lập cờ khi bộ đếm của nó: b Đếm tăng từ giá trị thiết lập lên tất cả
các bit bằng 1 và quay về 0
Bộ nhớ có thể truy cập ngẫu nhiên là: d Bộ nhớ ROM và bộ nhớ RAM
Bộ vi xử lý là: d Là một vi mạch tương tự hoạt động theo chương trình
Bus địa chỉ là: d Các ngõ ra của vi xử lý
Bus điều khiển của bộ nhớ là: a Ngõ ra của bộ nhớ
Bus dữ liệu là: a Các đường hai chiều của bộ vi xử lý
Các bit RS0 và RS1 trong thanh ghi PSW của 8051 sử dụng để: c Chuyển bank thanh ghi
Các khai báo dữ liệu sau, khái báo nào không bị lỗi: d Anh DB 9,3,8,7,0
Các kiểu dữ liệu mà MC68332 hỗ trợ bao gồm: b Bao gồm cả ba kiểu dữ liệu còn lại
Các lệnh nào sau đây là các lệnh chỉ dẫn hợp dịch. b Tất cả các lệnh trên đều là chỉ thị hợp
dịch
Các lệnh truyền dữ liệu với vào ra (IN và OUT) và các lệnh truyền dữ liệu với bộ nhớ: b Có tín
hiệu điều khiển khác nhau và số bit địa chỉ cung cấp khác nhau
Các thanh ghi đa năng của 80286 có d 16 bit
Các thanh ghi đếm của các bộ định thời (timer) của 8051 có độ dài là: b 16 bit
Các thanh ghi điều khiển của TPURAM trong MC68332 bao gồm: d Bao gồm cả ba đáp án còn
lại
Các thanh ghi nào giữ địa chỉ Offset khi 80286 truy cập vùng nhớ ngăn xếp? a Chỉ có BP
Các thanh ghi nào giữ kết quả trong các lệnh nhân chia 16 bit ? c AX và DX


Các thanh ghi R0 - R7 của 8051 có thể nằm trong mấy bank: a 4
Các thiết bị ngoại vi được nối tới bộ vi xử lý: d Thông qua các cổng vào ra
Các yếu tố để lựa chọn bộ vi xử lý bao gồm: d Bao gồm cả ba yếu tố còn lại
Cần 16 bộ nhớ bao nhiều KB để có dung lượng nhớ 1MB b 64
Cần bao nhiêu bộ nhớ 8KB để có dung lượng nhớ 1MB d 128
Cần ít nhất bao nhiêu đường địa chỉ để giải mã cho 13 chip nhớ trong một hệ thống vi xử lý ? c 4
Chế độ địa chỉ gián tiếp thanh ghi của 8051 có thể sử dụng thanh ghi nào sau đây? d @R1
Chế độ rỗi của 8051 sẽ kết thúc khi có: a Tín hiệu ngắt
Chế độ timer của bộ định thời trong 8051 sử dụng để: b Xác định một khoảng thời gian nhất
định.
Cho biết khi viết chương trình hợp ngữ theo khung chương trình sau,chương trình dịch sẽ dịch ra file
chạy dưới dạng đuôi nào?. Model small .Stack 100h . ata ; Các định nghĩa cho biến và hằng để tại
phần này .Code Start: MOV AX,@Data ; khởi tạo DS MOV DS, AX ; nếu cần phải viết thêm lệnh
MOV ES,AX; các lệnh của chương trình chính. MOV AH,4CH INT 21H ; Trở về DOS ; các chương
trình con để tại phần này. End Start ; kết thúc toàn bộ chương trình b .exe
Cho kết nối bàn phím như hình vẽ dưới (hình câu 90) : Để đọc dữ liệu từ các
phím có thể sử dụng các lệnh: d IN AL,0F000H IN AL,DX
Cho mạch giải mã địa chỉ hình vẽ sau (hình câu 89): Cho biết cổng vào ra nối
vào chân Y3 sẽ: b Là cổng vào có địa chỉ là 0FBH
Chức năng PMA của TPU trong MC68332 được sử dụng đề: d Đo độ rộng xung
Chương trình của hệ thống vi xử lý là: c Là tập hợp các lệnh được sắp xếp theo giải thuật của
một bài toán hay một công việc nào đó
Chương trình liên kết (link) sử dụng để: b Tạo ra các chương trình để nạp vào ROM của
hệ thống vi xử lý
Chương trình nguồn hợp ngữ là chương trình: a Viết bằng các lệnh gợi nhớ của vi xử lý
Chương trình phần mềm là yếu tố ảnh hưởng tới tốc độ hoạt động của hệ thống vi xử lý như thế
nào? d Có ảnh hưởng nhưng không phải là yếu tố quan trọng nhất
Cờ nhớ (CF) của CPU 80286 được lập lên 1 khi: d Kết quả các phép tính tràn khỏi dụng lượng
chứa của toán hạng đích
Cờ zero (ZF) của CPU 80286 được lập lên 1 khi: a Kết quả các phép tính bằng 0

Cổng nối tiếp của 8051 có bao nhiêu chế độ hoạt động? c 4
CPU 80286 có bao nhiêu cờ trạng thái? d 6
CPU có bao nhiêu chu kỳ máy truy xuất bộ nhớ và vào ra. d 4
Để đảo trạng thái các bit trong một thanh ghi có thể: d XOR nó với FFH
Để lập một bit trong một thanh ghi lên 1 mà không làm thay đổi các bit khác có thể sử dụng lệnh: a
OR
Để timer 1 của 8051 hoạt động trong chế độ 1 định thời cho phép chạy từ bên trong bằng lệnh thì giá
trị của TMOD phải là: a 0001 0000B
Để truy cập bộ nhớ CPU cung cấp địa chỉ gì cho bộ nhớ b Vật lý
Đối với 8255 các tín hiệu A1, A0 là các ngõ: c Vào.
Dung lượng RAM của MC68332 là: a 2KB
Giả sử A0=CE001A2BH và A3=00140300H thì sau lệnh ADDA.W A0,A3 của MC68332 sẽ được:
a A3=CE001D2BH
Giả sử AH=02; AL=03 sau lệnh MUL AH sẽ được: c AH=0
Giả sử AL chứa mã ASCII của một số từ 0 tới 9 sau lệnh AND AL,0FH thì: b AL là mã BCD
của số đó
Giả sử AL=35H, CL=4 sau lệnh SHR AL,CL sẽ được c AL=3; CL=0
Giả sử AX=2; BX=3 sau lệnh ADC AX,BX thì: b AX=5 hoặc 6; BX=3
Giả sử AX=9; BX=12 sau lệnh CMP AX,BX sẽ có: c CF=1; ZF=0
Giả sử các thanh ghi A0 = 00006200H và A7 = 0000FFC4H sau khi thực hiện lệnh LINK
A0,0FFF0H của MC68332 sẽ được: c A7=0000FFFBH
Giả sử có AL = 61H, CL = 4 sau lệnh ROL AL,CL sẽ được. c AL=16; CF=0
Giả sử có AL=9; AH=7; sau khi thực hiện các lệnh sau AX sẽ có giá trị bằng: ADD AL,AH DAA
ADD AX,3030H ADD AL,AH AAA a 0007H b 0037H c 3007H d 3037H
Giả sử có CX=00f0H; DX=0007H, sau lệnh CMP CX,DX lệnh nào sau đây chuyển điều khiển
chương trình tới nhãn N: c JL N
Giả sử có hai số 32 bit AXDX=50002000H và BXCX=40003000H sau khi thực hiện hai lệnh sau
thì: SUB DX,CX SBB AX,BX a AXDX=0FFFF000H
Giả sử có: AX=1000H; BX=2000H; CX=3000H. Sau khi thực hiện các lệnh: PUSH AX PUSH BX
PUSH CX POP AX POP BX POP CX sẽ được: d AX=3000H; BX=2000H; CX=1000H

Giả sử cổng A của 8255 có địa chỉ là 70H, để đọc dữ liệu từ cổng A có thể sử dụng các lệnh nào sau
đây: b MOV DX,70H IN DX,AL
Giả sử D0=00000034H và D1=00000068H sau lệnh ABCD D0,D1 của MC68332 sẽ được: b
D1=00000002H, Z=0, X=C=1
Giả sử D0=3795AC5FH, D1=B6D34B9DH sau lệnh AND.W D0,D1 của MC68332 sẽ được: b
D1=B6D3081DH
Giả sử D2=FFFFFC18H (-1000) và D3=000186A0H (100000) thì sau lệnh DIVS D2,D3 của
MC68332 sẽ được: d D3=0000FF9CH
Giả sử D5 = 3CFF9100H thì sau lệnh SWAP D5 của MC68332 sẽ được: d D5=91003CFFH
Giả sử D5=2C3459A7H sau lệnh BCHG #6,D5của MC68332 sẽ được: d
D5=2C3459E7H và ZF=1
Giả sử D5=2CC3E500H sau lệnh TAS D5 của MC68332 sẽ được: b D5=2CC3E580H
Giả sử SI=2 sau khi thực hiện các lệnh sau: add si, si add si, OFFSET TABLE mov ax, cs:[si] jmp
ax TABLE: DW TWO DW ONE DW ZERO TWO: ;mã lệnh ho TWO . . ONE: ;mã lệnh cho ONE .
. ZERO: ; mã lệnh cho ZERO . d Điều khiển chương trình sẽ chuyền tới nhãn ONE
Hàm 02 ngắt 21H của DOS là hàm b Hiện một ký tự lên màn hình
Hệ thống vi xử lý bao gồm bao nhiêu khối chức năng chính? b 3
Hệ thống vi xử lý chuyên dụng có cấu hình phần cứng: c Đơn giản nhất để có thể thực hiện
được nhiệm vụ yêu cầu
Hình vẽ sau (hình c âu 112) biểu diển cho khung truyền dữ
liệu của 8251 ở chế độ : b Cận đồng bộ
IMB của MC68332 có: c 24 đường địa chỉ và 16 đường dữ liệu.
Kể cả cổng điều khiển 8255 sẽ có số cổng là: b 4
Khác lệnh JMP trước khi chuyển điều khiển chương trình qua vị trí mới lệnh CALL sẽ: b Cất
địa chỉ của lệnh kế tiếp vào đỉnh ngăn xếp
Khi bit TI trong thanh ghi TCON bằng 1 thì: c Cổng nối tiếp đã truyền xong một byte dữ
liệu.
Khi có bộ giải mã lệnh b Mã các lệnh sẽ ngắn hơn
Khi có hai đường địa chỉ không sử dụng để nối tới bộ nhớ thì mỗi ô nhớ sẽ có ít nhất bao địa chỉ mà
CPU có thể truy cập được? d 4

Khi có hàng đợi lệnh chương trình sẽ thực hiện nhanh hơn do: b Quá trình lấy lệnh thực hiện
đồng thời với quá trình thực hiện lệnh
Khi đo độ rộng xung với sơ đồ khối như hình vẽ dưới (hình
câu 160) thì sai số cực đại sẽ l ngõ ra Y7 sẽ là :
d ½ chu kỳ T0
Khi đọc bộ nhớ CPU thực hiện các công việc a Cấp địa chỉ, cấp tín hiệu điều khiển đọc bộ
nhớ, nhận dữ liệu
Khi ghi dữ liệu tới thanh ghi SBUF của 8051 thì. a Dữ liệu truyền từ bên ngoài tới cổng nối
tiếp sẽ không bị ảnh hưởng
Khi IC giải mã (decoder) có 3 ngõ vào địa chỉ, số ngõ ra của nó sẽ là: b 8
Khi khởi động 8251 các bit B2B1 trong từ chế độ sử dụng để: a Xác định tốc độ truyền nhận
dữ liệu.
Khi không các tín hiệu điều khiển đọc và điều khiển ghi bộ nhớ không tích cực, thì BUS dữ liệu của
bộ nhớ sẽ ở trạng thái b High Z
Khi không được chọn Bus dữ liệu của bộ nhớ ở trạng thái: b High Z
Khi không được chọn, ngõ ra của mạch cài (chốt): c Giống trạng thái ngõ vào trước đó
Khi lập trình cho 8251 giá trị đầu tiên cần gửi tới 8251 là: d Từ chế độ
Khi tín hiệu cho phép không tích cực, ngõ ra của cổng đệm 3 trạng thái sẽ b High Z
Khi toàn bộ dung lượng nhớ mà CPU có thể quản lý được nằm trong một chip nhớ thì tín hiệu chọn
mạch (CS) của chip nhớ có thể: d Luôn tích cực
Khi truy xuất bộ nhớ ngoài cổng P0 của 8051 sử dụng để: b Cấp địa chỉ và truyền nhận dữ liệu
với bộ nhớ.
Khi xảy ra ngắt CPU 80286 sẽ: d Chuyển qua thực hiện chương trình ngắt
Khối giao tiếp BUS trong SIM của MC68332 có bao nhiêu cổng vào ra đa dụng: b 2
Khối HOST trong TPU của MC68332 sử dụng để: a CPU điều khiển hoạt động của TPU
Khối QSM của MC68332 thực hiện chức năng: d Giao tiếp dữ liệu nối tiếp
Khối QSPI trong QSM của MC68332 có chức năng: b Truyền nhận nối tiếp theo kiểu giao
diện nối tiếp (data in, data out và clock).
Khối SCI trong QSM của MC68332 có chức năng: b Truyền nhận nối tiếp theo kiểu UART
Khối SIM của MC68332 có các tính năng: c Cả ba đáp án còn lại đều đúng

Khối tạo địa chỉ AU trong 80286 tạo ra địa chỉ: c Địa chỉ đoạn
Khối TPU của MC68332 có bao nhiêu kênh định thời độc lập: b 16
Lập trình cho hệ thống MC68332 sẽ có số mức đặc quyền là: b 2
Lệnh ACALL của 8051 sẽ chuyển điều khiển trong vùng nhớ: c 2KB
Lệnh ANL C,07 của 8051 thực hiện việc. d Logic AND giá trị cờ C với bit 07
Lệnh BRA của MC68332 là một lệnh: c Nhảy không điều kiện
Lệnh CJNE của 8051 có số toán hạng là: a 3 c 3
Lệnh DJNZ R2,AGAIN của 8051 sẽ: b Giảm R2 và chuyển điều khiển tới nhãn
AGAIN khi R2 khác 0.
Lệnh JB của 8051 sử dụng để: a Chuyển điều khiển chương trình khi một bit bằng 1
Lệnh JPE M chuyển điều khiển chương trình tới nhãn M khi a PF = 1
Lệnh JSR của MC68332 là một lệnh: a Gọi chương trình con.
Lệnh MOV A,70H của 8051 sử dụng để:. d Chuyển giá trị tại ô nhớ 70H của RAM nội
vào A
Lệnh MOVC A,@A+DPTR của 8051 thực hiện việc: c Lấy nội dung ô nhớ có địa chỉ A+DPTR
trong bộ nhớ ROM nội vào A.
Lệnh SETB 07 của 8051 sẽ làm: b Bit 0 của ô nhớ 21H bằng 1
Mạch giải mã địa chỉ nào có thể sử dụng cho việc giải mã địa chỉ bộ nhớ của hệ thống của một hệ
thống vi xử lý 80286 bao gồm 1 bộ nhớ EPROM 8M và 2 bộ nhớ SRAM 4M.
d
Một lệnh của bộ vi xử lý là: d Chuỗi các bit 0 và 1 cung cấp cho vi xử lý để nó thực hiện
được một chức năng số cơ bản
Mức 1 của tín hiệu cần đo độ rộng xung đưa vào chân INT của 8051 sẽ được sử dụng làm:
a Tín hiệu cho phép bộ đếm bắt đầu đếm.
Nếu cấp cho 8255 các tín hiệu: CS=1; A1=0; A0=1; RD=0; WR=1 thì sẽ có thể: a Không đọc ghi
8255 được.
Nếu có khai báo dữ liệu: ORG 1000H LP DB 0,1,8,27,64,125,216 Thì sau khi thực hiện các lệnh:
MOV AL,3 LEA BX,LP XLAT Sẽ được: a BX=1000H, L=27H
Nếu cổng nối tiếp 8051 ở chế độ UART 9 bit, khi nhận bit thứ 8 (tính từ bit 0) của dữ liệu truyền sẽ
nằm trong: c Thanh ghi SCON

Nếu địa chỉ đầu của một vùng nhớ 642KB là 0 thì địa chỉ cuối của vùng nhớ này là (mỗi ô nhớ chứa
1 byte) d A07FFH
Nếu kết nối 8251 với BUS hệ thống như hình vẽ dưới (hình câu
117) thì khi đọc từ trạngthái của 8251 có thể dùng địa chỉ bao
nhiêu: c 07H
Nếu tính cả các thanh ghi thì vùng nhớ RAM của 8051 sẽ bao gồm: d 256 byte
Nhóm các thanh ghi nào sau đây đều có thể sử dụng giữ địa chỉ độ dời khi truy cập bộ nhớ dữ liệu?
c BX, BP, DI, SI
Ở một cổng ra của 8255 trong chế độ 1 tín hiệu INTR sẽ tác động mức 1 khi: d OBF=1; ACK=1;
INTE=1
Ở một cổng vào của 8255 trong chế độ 1 tín hiệu nào tác động sẽ xoá tín hiệu INTR. b RD
Ở một cổng vào của 8255 trong chế độ 1 tín hiệu nào tác động sẽ xoá tín hiệu IBF. c RD
Sau đoạn chương trình sau sẽ được: MOV CX,99 MOV AX,0 MOV BX,1 TIEP: ADD AX,BX INC
BX CMP AX,CX JNA TIEP d BX=13 (nếu đúng là 14)
Sau đoạn chương trình sau sẽ được: MOV CX,99 MOV AX,0 MOV BX,1 TIEP: ADD AX,BX CMP
AX,CX LOOP TIEP a AX=5050 b AX=4950H c AX=4950 d AX=5050H
Sau khi khởi động ở chế độ 0, một cổng vào ra của 8255 có thể: c Truyền dữ liệu theo một
chiều.
Sau khi khởi động thanh ghi SP của 8051 có giá trị bằng: d 07
Sau khi nạp giá trị vào ngăn xếp của 8051 thì giá trị trong thanh ghi SP của nó sẽ: c Tăng lên 1
Sau khi thực hiện các lệnh: MOV AH,05 MOV AL,03 XCHG AH,AL a AH=03; AL=05
Sau khi thực hiện đoạn chương trình sau: mov ax, VALUE mov bx, ax shl ax, 2 add ax, bx shl bx, 3
sub ax, bx d AX=(-3)* VALUE
Sau khi thực hiện đoạn chương trình sau: mov bx, 3235h and bx, 0f0fh mov dx, bx shl bh, 4 or bl,
bh xor bh, bh mov al, dh mov cl, 10 mul cl add al, dl d al=19h; bl=25h
Sau khi thực hiện lệnh MOV AL,00 sẽ xác định được: a Không cờ nào bị thay đổi
Sau lệnh hợp ngữ LEA 8500H,A1 của MC68332 sẽ được: c A1=FFFF8500H
Sau lệnh LOOP các giá trị nào có thể bị thay đổi. d CX và ZF
Sau lệnh MOVEA.W #9F00H,A2 của MC68332 thì: c A2=FFFF9F00H
SIM của MC68332 có số lượng khối chức năng là: c 5

Sơ đồ giải thuật sau (hình câu 91) biểu diễn cho cấu trúc lập trình nào?
c Cấ u trúc lặp WHILE
Số lượng cổng vào ra song song của 8051 là c 4
Số thanh ghi đoạn của 80286 là c 4
Thanh ghi BX có thể sử dụng để: c Chứa một dữ liệu hoặc chứa một địa chỉ độ dời
Thanh ghi DDRE trong SIM của MC68332 là thanh ghi: c Đinh chiều truyền dữ liệu cho cổng E
Thanh ghi DX là một thanh ghi a Đa năng
Thanh ghi ES sử dụng để truy cập c Vùng nhớ dữ liệu
Thanh ghi nào được mặc định giữ số đếm trong các lệnh lặp ? b CX
Thanh ghi nào giữ địa chỉ đoạn khi CPU 80286 truy cập vùng nhớ lệnh ? d CS
Thứ tự các thành phần trong dòng lệnh trong chương trình hợp ngữ từ trái qua sẽ là:
c Nhãn, lệnh, các toán hạng, chú thích.
Tín hiệu C/D của 8251 có thể nối tới BUS nào của hệ thống? c Địa chỉ.
Tín hiệu EA của 8051 là một tín hiệu: d Vào của 8051
Tín hiệu PSEN sẽ tác động mức thấp khi 8051 thực hiện tác vụ: b Đọc bộ nhớ chương trình
bên ngoài
Tín hiệu TxEmpty của 8251 là một tín hiệu: c Ra
Tốc độ của hệ thống vi xử lý phụ thuộc vào các yếu tố nào sau đây: b Bao gồm cả 03 yếu tố
còn lại
TPURAM của MC68332 có thể sử dụng làm nơi: c Bao gồm cả ba đáp án còn lại
Trong bản đồ bộ nhớ sau nếu bộ nhớ SRAM1 có địa chỉ bắt đầu từ 0, thì bộ nhớ EPROM1 có vùng
địa chỉ là: c 80000H – BFFFFH
Trong các chuỗi ký tự sau, chuỗi nào có thể làm nhãn đúng trong dòng lệnh hợp ngữ? c @49N:
Trong các hệ thồng vi điều khiển thì: a CPU, bộ nhớ và vào ra nằm trong một chip
Trong các lệnh MOVX của 8051 thanh ghi DPTR có thể sử dụng để: a Giữ địa chỉ của ô nhớ
ngoài cần truy cập
Trong các lệnh nhân và chia, 8051 sử dụng các thanh ghi nào? c Thanh ghi A và thanh ghi B.
Trong chế độ 1 của 8255 thì INTE là: a Là một bit bên trong của 8255
Trong chế độ 1 tín hiệu OBF là một tín hiệu: d Ra
Trong chế độ 1 tốc độ truyền nhận của cổng nối tiếp 8051 phụ thuộc vào các yếu tố nào? b

Tốc độ tràn của Timer 1 và bit SMOD
Trong chế độ 2 bộ đếm timer của 8051 sẽ có giá trị bằng bao nhiêu khi cờ TF được lập?
b Giá trị khởi động
Trong chế độ counter nguồn clock cung cấp cho bộ đếm timer của 8051 sẽ được lấy từ: d
Từ một chân bên ngoài của 8051
Trong chế độ địa chỉ gián tiếp thanh ghi dữ liệu là: d Giá trị nằm trong một ô nhớ có địa chỉ
giữ trong một thanh ghi
Trong chế độ địa chỉ tương đối chỉ số, dữ liệu sử dụng trong lệnh nằm trong một ô nhớ có địa chỉ
bằng d Giá trị chứa trong thanh ghi DI hoặc SI cộng với một số độ dời
Trong chế độ thanh ghi dịch, cổng nối tiếp của 8051 sẽ truyền nhận dữ liệu theo kiểu: d
Bán song công
Trong chương trình con dưới đây, trước khi gọi A = 04 thì sau khi thực hiện xong sẽ được A bằng
bao nhiêu? ORG 500H LED7: DB 3FH, 03H, 5BH, 4FH, 66H, 6DH, 7DH, 07H, 7FH, 6FH CONV:
MOV DPTR,#500H MOVC A,@A+DPTR RET d 66H
Trong đoạn chương trình 8051 sau lệnh MOV DPTR,#TAB thì DPTR sẽ có giá trị bằng: ORG 0
MOV DPTR, #TAB1 MOV A,#0FFH MOV P1,A L01: MOV A,P1 MOVC A,@A+DPTR MOV P2,A
SJMP L01 ; ORG 300H TAB1: DB
0,1,4,9,16,25,36,49,64,81 END b 300H
Trong hệ thống 80286 BUS địa chỉ được nối tới khối: d Khối giao tiếp Bus (BU)
Trong hệ thống 80286 sau khi lấy dữ liệu từ ngăn xếp thanh ghi con trỏ ngăn xếp sẽ d
Tự động tăng
Trong hệ thống vi xử lý Bus điều khiển dùng để: c Xác định các chế độ hoạt động của vi xử lý
Trong hệ thống vi xử lý Bus là: a Là nhóm đường tín hiệu có cùng chức năng trong hệ
thống vi xử lý
Trong hệ thống vi xử lý trước khi thực hiện chương trình được chứa trong: d Trong bộ nhớ bán
dẫn
Trong khung truyền cận đồng bộ bit Stop có thể chiếm: b Cả ba đáp án còn lại đều đúng
Trong mã lệnh phần chỉ thị toán hạng (Operand) sử dụng để mã hoá: c Vị trí chứa dữ liệu sử
dụng trong lệnh
Trong mạch giải mã địa chỉ dùng IC 74138 như hình vẽ dưới cổng vào

ra cho phép bằng ngõ ra Y7 sẽ là (hình câu 92): b Cổng
chỉ ra có địa chỉ 7FH
Trong mạch giải mã địa chỉ dùng IC 74138 như hình vẽ dưới cổng vào
ra cho phép bằng ngõ ra Y0 sẽ là (hình câu 93): d Cổng chỉ vào
có địa chỉ 7CH
Trong sơ đồ kết nối dưới (hình câu 107) các cổng A, B, C và điều khiển sẽ
có địa chỉ lần lượt là: ̀: d C0H, C2H, C4H, C6H
Trong sơ đồ kết nối như hình vẽ dưới đây (hình câu 166) , muốn chọn
LED sáng cần cấp: d Mức 1 ra cổng 2
Trước khi thực hiện chương trình ngắt, CPU 80286 sẽ thực hiện các công việc: b Lưu giá trị
trong các thanh ghi CS, IP và th anh ghi cờ vào đỉnh ngăn xếp
Từ điều khiển 0000 0010B là từ điều khiển gì của 8255: a Từ điều khiển xoá bit PC1 của
cổng C
Từ điều khiển để cổng A output, cổng B input, PC0-PC3 input, PC4-PC7 output chế độ 0 sẽ là:
d 83H
Vi mạch MAX232 sử dụng kết nối giữa bộ vi điều khiển 8051 với máy tính có chức năng:
b Chuyển đổi mức logic của tín hiệu số truyền nhận giữa máy tính và 8051
Với mạch kết nối như hình vẽ dưới (hình câu 108) các cổng A, B, C và
điều khiển sẽ lần lượt có địa chỉ là: ̀: a Cả 03 đáp án còn lại đều
đúng
Với sơ đồ kết nối LED như hình vẽ dưới (hình câu 162) thì để điều khiển
các LED sáng các giá trị khác nhau tại một thời điểm sẽ có thể điều khiển
bao nhiê u LED sáng :
c Chỉ một LED sáng
Với sơ đồ kết nối như hình vẽ dưới (hình câu 109) cổng điều khiển
sẽ có địa chỉ là: ̀: c 53H
Với sơ đồ kết nối như hình vẽ sau, bộ nhớ EPROM sẽ có địa chỉ bắt đầu
từ: c FF800H (hình câu 85)

Tài liệu bạn tìm kiếm đã sẵn sàng tải về

Tải bản đầy đủ ngay
×