Tải bản đầy đủ (.docx) (13 trang)

Thực tập điện tử số Tuần 3

Bạn đang xem bản rút gọn của tài liệu. Xem và tải ngay bản đầy đủ của tài liệu tại đây (515.34 KB, 13 trang )

ĐẠI HỌC QUỐC GIA HÀ NỘI
TRƯỜNG ĐẠI HỌC CÔNG NGHỆ
********

Báo cáo thực tập Điện tử số tuần 3
Họ tên sinh viên: Nguyễn Trọng Mạnh
Lớp tín chỉ: 2122I_ELT3102_25
Mã sinh viên: 19021484


1 Bộ giải mã – Decoder
Bộ giải mã 2 bit thành 4 đường, dùng cổng logic
D3-1a

Bảng D3-1
INPUT
OUTPUT
DS1
LS8
LS7
Y3
Y2
Y1
Y0
0
0
0
1
0
0
0


0
0
1
0
1
0
0
0
1
0
0
0
1
0
0
1
1
0
0
0
1
1
X
x
0
0
0
0
 Kết luận tóm tắt về bộ giải mã đã khảo sát: Mạch tác động ở mức cao
 Khi Ē = 0: Với mạch giải mã, ứng với mỗi tổ hợp của các ngõ vào, một lối ra

sẽ được bật (1), các lối ra còn lại sẽ tắt (0).
 Khi Ē = 1, mạch cấm, tất cả các lối ra luôn tắt (0).

 Thiết kế bộ giải mã cho 2 bít  4 đường ra với lối ra tác động ở mức thấp.


 Bảng chân lý
A1
0
0
1
1

A0
0
1
0
1

D3
1
1
1
0

D2
1
1
0
1


Bộ giải mã 3 bit thành 8 đường điều khiển loại vi mạch
D3-1b

D1
1
0
1
1

D0
0
1
1
1


Bảng D3-2
ĐIỀU
DỮ LIỆU
LỐI RA
KHIỂN
D D D L L L LED LED LED LED LED LED
S3 S1 S2 S8 S7 S6 15
14
13
12
11
10
G G

G
2 2 C B A Y7
Y6
Y5
Y4
Y3
Y2
1
A B
1 0 0 0 0 0
1
1
1
1
1
1
1 0 0 0 0 1
1
1
1
1
1
1
1 0 0 0 1 0
1
1
1
1
1
0

1 0 0 0 1 1
1
1
1
1
0
1
1 0 0 1 0 0
1
1
1
0
1
1
1 0 0 1 0 1
1
1
0
1
1
1
1 0 0 1 1 0
1
0
1
1
1
1
1 0 0 1 1 1
0

1
1
1
1
1
0 X X X X X
1
1
1
1
1
1

LE
D9

LE
D8

Y1

Y0

1
0
1
1
1
1
1

1
1

0
1
1
1
1
1
1
1
1


X
X

1
X

X
1

X
X

X
X

X

X

1
1

1
1

1
1

1
1

1
1

1
1

1
1

1
1

 Kết luận tóm tắt về bộ giải mã đã khảo sát: Mạch tác động ở mức thấp
Khi mạch cấm: Tất cả các lối ra luôn tắt (1).
Khi mạch không cấm: Ứng với mỗi tổ hợp của các ngõ vào, một lối ra sẽ
được bật (0), các lối ra còn lại sẽ tắt (1).

Bộ giải mã 4 bit thành 7 đường điều khiển loại vi mạch
D3-1c

 Thay thế các led ở chân a,b,c,d,e,f,g bằng 7-SEG-COM-ANODE, có bảng
chân lý


Bảng D3-3
CONTROL
DS1

DS2

LS
4

LS
3

LS
2

LS
1

LỐI RA

Ngắt
lối
ra

7

6

5

4

3

2

1

RB
RB
D
C
B
A
g f e d c b a
1
O
1
0
0
0
0
1
0 1 1 1 1 1 1

0
1
0
0
0
1
1
0 0 0 0 1 1 0
1
1
0
0
1
0
1
1 0 1 1 0 1 1
2
1
0
0
1
1
1
1 0 0 1 1 1 1
3
1
0
1
0
0

1
1 1 0 0 1 1 0
4
1
0
1
0
1
1
1 1 0 1 1 0 1
5
1
0
1
1
0
1
1 1 1 1 1 0 0
6
1
0
1
1
1
1
0 0 0 0 1 1 1
7
1
1
0

0
0
1
1 1 1 1 1 1 1
8
1
1
0
0
1
1
1 1 0 0 1 1 1
9
0
1
0
0
1
1
1 1 0 0 1 1 1
9
1
x
x
x
x
0
x x x x x x x
X
1

0
0
0
0
0
x x x x x x x
X
1
x
x
x
x
0
x x x x x x x
X
1
x
x
x
x
1
1 1 1 1 1 1 1
8
Kết luận tóm tắt về bộ giải mã đã khảo sát khi so sánh giá trị thập phân của
mã vào với chỉ số chỉ thị hình thành trên bộ LED
Giá trị thập phân của mã vào tương đương với chỉ số hiển thị trên bộ LED 7
đoạn

LTEST
1

1
1
1
1
1
1
1
1
1
1
1
1
1
0


INPUT

SỐ
THẬP
PHÂ
N


 Ví dụ trường hợp đầu vào 0101, ta có đầu ra hiển thị trên LED như sau

 Khi cho đầu vào là 0101, đầu ra các chân a,c,d,f,g sáng, tạo thành số “5”
hiển thị trên LED

Bộ đếm 2 số hạng với chỉ thị LED 7 đoạn

Bảng D3-4
LỐI VÀO

DỊCH


LỐI RA – MÃ BCD

2→10
CLR CLK D2 C2 B2 A2 D1 C1 B1 A1
1

x

0

0

0

0

0

0

0

0


0

CHỈ SỐ LED 7
ĐOẠN
x10

x1

0

0


0



0

0

0

0

0

0

0


1

1

0

1

0



0

0

0

0

0

0

1

0

2


0

2

0



0

0

0

0

0

0

1

1

3

0

3


0



0

0

0

0

0

1

0

0

4

0

4

0




0

0

0

0

0

1

0

1

5

0

5

0



0

0


0

0

0

1

1

0

6

0

6

0



0

0

0

0


0

1

1

1

7

0

7

0



0

0

0

0

1

0


0

0

8

0

8

0



0

0

0

0

1

0

0

1


9

0

9

0



0

0

0

1

0

0

0

0

10

1


0

0



0

0

0

1

0

0

0

1

11

1

1

Bộ mã hoá – Encoder

D3-3a

Bảng D3-5


LỐI VÀO - Input

LỐI RA - Output

LS3
Y3

LS2
Y2

LS1
Y1

A

B

0

0

0

1


1

0

0

1

0

1

0

1

0

1

0

1

0

0

0


0

 Kết luận tóm tắt về bộ mã hoá ddã khảo sát:
Trong bất cứ lúc nào cũng chỉ có 1 ngõ vào ở mức tích cực tương ứng với
chỉ một tổ hợp mã số 2 ngõ ra; tức là mỗi 1 ngõ vào sẽ cho ra 1 mã số 2 bit
khác nhau.
Bộ mã hoá 8 đường điều khiển thành 3 bit loại vi mạch (Bộ mã hoá ưu tiên)

Bảng D3-6


LỐI VÀO - INPUT

LỐI RA - OUTPUT

DS
1

LS
7

LS
6

LS
5

LS
4


LS
3

LS
2

LS
1

LS
0

LE
D2

LE
D1

LE
D0

LE
D5

LE
D6

EI

I7


I6

I5

I4

I3

I2

I1

I0

A2

A1

A0

Gs

E0

1

X

X


X

X

X

X

X

X

1

1

1

1

1

0

1

1

1


1

1

1

1

1

1

1

1

1

0

0

1

1

1

1


1

1

1

0

1

1

1

0

1

0

1

1

1

1

1


1

0

X

1

1

0

0

1

0

1

1

1

1

1

0


X

X

1

0

1

0

1

0

1

1

1

1

0

X

X


X

1

0

0

0

1

0

1

1

1

0

X

X

X

X


0

1

1

0

1

0

1

1

0

X

X

X

X

X

0


1

0

0

1

0

1

0

X

X

X

X

X

X

0

0


1

0

1

0

0

X

X

X

X

X

X

X

0

0

0


0

1

 Kết luận tóm tắt về bộ mã hóa đã khảo sát.
Bộ mã hố 8 bit lối vào thành 3 bit lối ra, tác động ở mức thấp, ưu tiên.
 Nêu tính chất ưu tiên trong bộ mã hóa:
Mức độ ưu tiên giảm dần từ 7 xuống 1. Trong trường hợp có nhiều tín hiệu
tác động thì mức tín hiệu có trọng số cao hơn sẽ được ưu tiên hiển thị hơn
các tín hiệu ở sau dù bằng 0 hay 1 cũng không ảnh hưởng đến lối ra
 Ví dụ về tính chất ưu tiên
Tác động đầu vào “7”, ta có đầu ra:


Đầu ra hiển thị “000” tương đương với giá trị “7” vì mạch tác động ở mức thấp
Tiếp tục tác động ở đầu vào cùng lúc cả “7” và “6”


 Ta thấy đầu ra vẫn giữ nguyên “000” như trường hợp chỉ tác động đầu vào
“7”. Mạch đã ưu tiên hiển thị đầu vào có giá trị cao hơn nên khi tác động
cùng lúc cả “7” và “6”, mạch chỉ hiển thị 7




×