Tải bản đầy đủ (.doc) (6 trang)

đáp án đề thi lí thuyết tốt nghiệp khóa 3 - điện tử công nghiệp - mã đề thi dtcn - lt (17)

Bạn đang xem bản rút gọn của tài liệu. Xem và tải ngay bản đầy đủ của tài liệu tại đây (161.17 KB, 6 trang )

CỘNG HOÀ XÃ HỘI CHỦ NGHĨA VIỆT NAM
Độc lập - Tự do - Hạnh phúc
ĐÁP ÁN
ĐỀ THI TỐT NGHIỆP CAO ĐẲNG NGHỀ KHOÁ 3 (2009 - 2012)
NGHỀ: ĐIỆN TỬ CÔNG NGHIỆP
MÔN THI: LÝ THUYẾT CHUYÊN MÔN NGHỀ
Mã đề thi: DA ĐTCN - LT 17
Câu NỘI DUNG ĐIỂM
I. Phần bắt buộc
1
Bộ ghi nối tiếp có thể dịch phải, dịch trái và cho ra song song hoặc ra nối
tiếp. Trên hình 3.16 giới thiệu sơ đồ bộ ghi nối tiếp dịch phải có các lối ra song
song và ra nối tiếp.
- Đây là sơ đồ chỉ có lối vào nối tiếp, còn lối cả ra song song và ra nối tiếp.
0,75
đ
0,5
đ
1
Mach ghi dịch phải vào nói tiếp ra song song
- Khi cho một xung kim âm tác động vào lối vào xoá, các lối ra Q của cả 4
trigơ trong bộ ghi đều ở trạng thái 0.
Muốn ghi ta phải đưa các bit thông tin nối tiếp về thời gian truyền lần lượt
vào lối vào nối tiếp theo sự điều khiển đồng bộ của các xung nhịp. Cứ sau mỗi
xung nhịp trạng thái của trigơ lại được xác lập theo thông tin lối vào D của nó.
Trong sơ đồ hình 3.16 lối ra của trigơ trước lại được nối với vào lối vào D của
trigơ sau nên sau mỗi lần có xung nhịp tác động trigơ sau lại nhận giá trị của trigơ
đứng trước nó.
Giả sử ta có 4 bit số liệu D
1
D


2
D
3
D
4
được truyền liên tiếp tới lối vào của bộ
ghi trong đó bit D
4
đến trước nhất. Quá trình ghi thông tin diễn ra như sau:
Xung nhịp Q
1
Q
2
Q
3
Q
4
0
1
2
3
4
0
D
4
D
3
D
2
D

1
0
0
D
4
D
3
D
2
0
0
0
D
4
D
3
0
0
0
0
D
4
Sau 4 xung nhịp thì thông tin được nạp xong, muốn đưa dữ liệu ra ở các lối
ra song song ta đặt mức 1 ở lối ‘Điều khiển ra”, lối ra của các cửa AND ở lối ra
song song sẽ được xác lập theo trạng thái Q
1
, Q
2
, Q
3

, Q
4
của các trigơ trong bộ
ghi. Trong cách điều khiển dữ liệu ra song song này thông tin trong bộ ghi vẫn
được duy trì.
Để điều khiển dữ liệu ra nối tiếp, ta phải tác động một nhóm 4 xung nhịp ở
lối vào CLK (điều khiển ghi). Sau 4 xung nhịp tác động 4 bit dữ liệu lần lượt
được đưa ra khỏi bộ ghi.
Như vậy, quá trình điều khiển ghi nối tiếp 4 bit mới cũng là quá trình đưa 4
bit dữ liệu cũ ra khỏi bộ ghi qua lối ra nối tiếp.
0,75
đ
2
+ Sơ đồ nguyên lý 0,5
đ
2
+ Nguyên lý làm việc
Giả sử ở 1/2 chu kỳ đầu tiên của điện áp vào U
2
có chiều dương ở A và âm
ở B.
Khi θ
1
= α = 60
0
cho xung điều khiển mở T
1
, T
4
lúc này Thyristor T

1
và T
4
cho
dòng chảy qua, còn T
2
, T
3
không cho dòng chạy qua. Dòng qua tải bắt đầu đi từ A
→ T
1
→ Tải R
t
→ T
2
→ B.
Ở 1/2 chu kỳ tiếp theo của điện áp vào U
2
có chiều dương ở B và âm ở A.
T
1
và T
4
tự nhiên bị khóa lại điện áp trên tải U
d
= 0
Khi θ
3
= π + α = π + 60
0

cho xung điều khiển mở T
2
, T
3
lúc này Thyristor T
2

T
3
cho dòng chảy qua, còn T
1
, T
4
không cho dòng chạy qua. Dòng qua tải bắt đầu
đi từ B → T
2
→ Tải R
t
→ T
3
→ A.
Như vậy dòng qua tải trong một chu kỳ của điện áp vào U
2
đều đi theo một
chiều nhất định, dòng qua tải là dòng một chiều.
Trị trung bình của điện áp tải
U
d
= U
2

sinθ.dθ = U
2
(1+cos )
Trị trung bình của dòng điện tải
I
d
=
0,75
đ
0,75
đ
3
+ Dạng sóng đầu ra tải thuần trở với góc kích 60
0
.
3
Sơ đồ tổ chức ngắt của vi điều khiển
Hệ thống ngắt của AT89
1,5
đ
4
Chương trình có sử dụng ngắt ngoài của vi điều khiển.
ORG 0
LJMP MAIN
ORG 03H
EX0ISR: CLR P1.7
RETI
ORG 13H
EX1ISR:
SETB P1.7

RETI
ORG 30H
MAIN: MOV IE,#85H
SETB IT0
SETB IT1
SETB P1.7
JB P3.2,SKIP
CLR P1.7
SKIP: SJMP $
1,5
đ
Cộng (I)
II. Phần tự chon, do trường biên soan
Cộng (II)
Tổng cộng (I+II)
………………., ngày ……. tháng ……. năm …………

Duyệt Hội đồng thi tốt nghiệp Tiểu ban ra đề thi
5
6

×