Tải bản đầy đủ (.pdf) (21 trang)

Giáo trình Eagle - Phần 5 ppsx

Bạn đang xem bản rút gọn của tài liệu. Xem và tải ngay bản đầy đủ của tài liệu tại đây (4.06 MB, 21 trang )

Page
Page
57
57
19/08/2011
19/08/2011
ĐHSPKT
ĐHSPKT
-
-
HY / Ng
HY / Ng


c Văn
c Văn
L
E
C
PHẦN THỨ 5
THIẾT KẾ
MẠCH IN
(DESIGNING A BOARD)
Bỏ qua
Page
Page
58
58
19/08/2011
19/08/2011
ĐHSPKT


ĐHSPKT
-
-
HY / Ng
HY / Ng


c Văn
c Văn
L
E
C
SƠ ĐỒ BỐ TRÍ LINH KIỆN
(MẶT TRÊN CỦA BOARD)
SƠ ĐỒ MẠCH IN
(MẶT DƯỚI CỦA BOARD)
THIẾT KẾ MẠCH IN
Mạch in đã thiết kế xong có dạng như sau
Page
Page
59
59
19/08/2011
19/08/2011
ĐHSPKT
ĐHSPKT
-
-
HY / Ng
HY / Ng



c Văn
c Văn
L
E
C
THIẾT KẾ MẠCH IN
- Tạo một Board mới
- Vẽ mạch bằng tay
- Tạo Board mạch từ sơ đồ
nguyên lý
- Vẽ mạch in tự động
Page
Page
60
60
19/08/2011
19/08/2011
ĐHSPKT
ĐHSPKT
-
-
HY / Ng
HY / Ng


c Văn
c Văn
L

E
C
TẠO BOARD MẠCH
TỪ SƠ ĐỒ NGUYÊN LÝ
Bỏ qua
THIẾT KẾ MẠCH IN
Page
Page
61
61
19/08/2011
19/08/2011
ĐHSPKT
ĐHSPKT
-
-
HY / Ng
HY / Ng


c Văn
c Văn
L
E
C
Schematic
Board
THIẾT KẾ MẠCH IN
Page
Page

62
62
19/08/2011
19/08/2011
ĐHSPKT
ĐHSPKT
-
-
HY / Ng
HY / Ng


c Văn
c Văn
L
E
C
SWITCH Schematic / Board
Schematic
Board
output.sch
output.brd
1
2
Chuyển từ sơ đồ nguyên lý sang sơ đồ mạch in
THIẾT KẾ MẠCH IN
Page
Page
63
63

19/08/2011
19/08/2011
ĐHSPKT
ĐHSPKT
-
-
HY / Ng
HY / Ng


c Văn
c Văn
L
E
C
forward & back annotation
Schematic
Board
output.brd
output.sch
1
Chuyển từ sơ đồ mạch in trở lại sơ đồ nguyên lý
THIẾT KẾ MẠCH IN
Page
Page
64
64
19/08/2011
19/08/2011
ĐHSPKT

ĐHSPKT
-
-
HY / Ng
HY / Ng


c Văn
c Văn
L
E
C
Board
Đây là tất cả
các linh kiện
có trong sơ đồ
nguyên lý
Giới hạn của Board
mạch
THIẾT KẾ MẠCH IN
Page
Page
65
65
19/08/2011
19/08/2011
ĐHSPKT
ĐHSPKT
-
-

HY / Ng
HY / Ng


c Văn
c Văn
L
E
C
MOVE
2
3
3
4
1
Điều chỉnh kích thước Board cho hợp lý
THIẾT KẾ MẠCH IN
Page
Page
66
66
19/08/2011
19/08/2011
ĐHSPKT
ĐHSPKT
-
-
HY / Ng
HY / Ng



c Văn
c Văn
L
E
C
Hole
1
3
4
x
2
Xác định vị trí các lỗ khoan để bắt ốc định vị cho Board mạch
Chọn kích thước lỗ khoan
THIẾT KẾ MẠCH IN
Page
Page
67
67
19/08/2011
19/08/2011
ĐHSPKT
ĐHSPKT
-
-
HY / Ng
HY / Ng


c Văn

c Văn
L
E
C
Move
Rotate
2
1
Chuyển các linh kiện vào Board mạch, chúng ta sử
dụng các lệnh cơ bản như Move và Rotate.
Chúng ta phải đặt linh kiện tại các vị trí thich hợp sao
cho các đường mạch là ít bị chồng chéo nhất
THIẾT KẾ MẠCH IN
Page
Page
68
68
19/08/2011
19/08/2011
ĐHSPKT
ĐHSPKT
-
-
HY / Ng
HY / Ng


c Văn
c Văn
L

E
C
VẼ MẠCH IN
TỰ ĐỘNG
Bỏ qua
THIẾT KẾ MẠCH IN
Page
Page
69
69
19/08/2011
19/08/2011
ĐHSPKT
ĐHSPKT
-
-
HY / Ng
HY / Ng


c Văn
c Văn
L
E
C
AUTOROUTER
1
Muốn vẽ mạch tự động bạn kích chuột
vào biểu tượng như hình vẽ bên.
THIẾT KẾ MẠCH IN

Page
Page
70
70
19/08/2011
19/08/2011
ĐHSPKT
ĐHSPKT
-
-
HY / Ng
HY / Ng


c Văn
c Văn
L
E
C
layer 16
layer 1
3
4
Tại cửa sổ này bạn có thể lựa chọn
chế độ làm mạch in:
- Mặt trên (Top)
- Mặt dưới (Bottom)
- Cả mặt trên và mặt dưới
Nếu chọn vẽ mặt dưới thi bạn chọn mặt trên
ở chế độ N/A và mặt dưới bạn co thể chọn

dạng chủ yếu cho đường mạch:
| Mạch sẽ chạy theo chiều dọc
- Mạch se chạy theo chiều ngang
/ Mạch sẽ chạy theo 1 góc 45 độ
\ Mạch sẽ chạy theo 1 góc 135 độ
* Mạch sẽ chạy một cách tuỳ ý
THIẾT KẾ MẠCH IN
Page
Page
71
71
19/08/2011
19/08/2011
ĐHSPKT
ĐHSPKT
-
-
HY / Ng
HY / Ng


c Văn
c Văn
L
E
C
Sau khi đã chọn xong chế độ cho mạch điện
chúng ta nhấn vào OK
THIẾT KẾ MẠCH IN
Page

Page
72
72
19/08/2011
19/08/2011
ĐHSPKT
ĐHSPKT
-
-
HY / Ng
HY / Ng


c Văn
c Văn
L
E
C
MẠCH ĐỒNG
CHỐNG NHIỄU
Bỏ qua
THIẾT KẾ MẠCH IN
Page
Page
73
73
19/08/2011
19/08/2011
ĐHSPKT
ĐHSPKT

-
-
HY / Ng
HY / Ng


c Văn
c Văn
L
E
C
THIẾT KẾ MẠCH IN
Page
Page
74
74
19/08/2011
19/08/2011
ĐHSPKT
ĐHSPKT
-
-
HY / Ng
HY / Ng


c Văn
c Văn
L
E

C
1
3
4 5
2
LAYER
ISOLATION
Potential GND, VDD
0.04
Polygon
Lớp vẽ
Phần cần kết nối gõ vào dòng lệnh
Hình thức phủ
đồng
Khoảng cách điện
THIẾT KẾ MẠCH IN
Page
Page
75
75
19/08/2011
19/08/2011
ĐHSPKT
ĐHSPKT
-
-
HY / Ng
HY / Ng



c Văn
c Văn
L
E
C
1
Xác định phần mạch cần được phủ đồng
THIẾT KẾ MẠCH IN
Page
Page
76
76
19/08/2011
19/08/2011
ĐHSPKT
ĐHSPKT
-
-
HY / Ng
HY / Ng


c Văn
c Văn
L
E
C
Ratsnest
THIẾT KẾ MẠCH IN
Page

Page
77
77
19/08/2011
19/08/2011
ĐHSPKT
ĐHSPKT
-
-
HY / Ng
HY / Ng


c Văn
c Văn
L
E
C
1
2
2
Gỡ bỏ lớp phủ đồng trên Board mạch
Ripup
FILM
THIẾT KẾ MẠCH IN

×