Tải bản đầy đủ (.pdf) (11 trang)

Giáo trình phân tích khả năng ứng dụng nguyên lý mạch dao động dùng cổng logic p7 ppt

Bạn đang xem bản rút gọn của tài liệu. Xem và tải ngay bản đầy đủ của tài liệu tại đây (248.51 KB, 11 trang )

1

2

3

4

5

6

7

8

9

10

11

12

13

14

15

16



3. Thiết kế board H.osc, V.osc:
Board này dùng IC LA7800 được dùng trong các TiVi Sanyo IC LA7800
bao gồm các khối: Sync sep, AFC, H.osc, V.osc.
a. Thông số kỹ thuật:
- V
cc
: 12V
DC

- Dòng tiêu thụ: 20mA ÷ 30mA
-V.
osc out
: 1V
pp

- Điện áp tín hiệu hình vào: 1V
pp

- f
H
: 15Khz ÷ 17 Khz
- fv: 50 Hz ÷ 60 Hz
- H.osc out: 1 V
pp

b. Sơ đồ khối:








V
Blank
V.osc Sync sep AFC
V.drive

Shut down
circuit

H.osc


c. Sơ đồ nguyên lý:















d. phân tích mạch điện:
Khi có điện áp B
+
: 115V từ board nguồn ổn áp đưa đến ngõ vào 115V
qua R
18
: 10kΩ/ 5w, chân 15 IC LA 7800 được cấp 12V, lúc này khối dao
động của IC LA 7800 ( chân 2 ) kết nối với mạch điện gồm R
2
, R
1
, C
3
, và
H.Hold (H.Hold điều chỉnh f
H
thay đổi được từ 15 khz - 17 kHz ) sẽ hình
thành mạch dao động tạo tín hiệu xung vuông có tần số f
H
.
Tín hiệu xung vuông này được đưa ra chân 3, cung cấp cho mạch công
suất ngang và mạch FBT hoạt động.
Đồng thời điện áp B
2
+
: 16V qua điện trở cản điện cung cấp 12V cho khối
V.osc và khối sync của IC LA 7800 hoạt động.
R1
C19 C18
R7

C7
C1
C3
R2
H.HOLD
C4
C8
R4R3
C2
R11
R18
R10
C6
R8
C5
R9
C11
C13
R13
C16 C17
R5
R15
C15
R14 C10
V.HOLD
R23 D6
C12
R12
C14
D3

C27
D1
1 2 3 4 5 6 7 8
10111213141516 9
LA 7800
AFC
H.OUT
PRT
GND
V.OUT
V.BLK
Vcc2
SYNC
V.IN
Vcc1



















HT1
PAT
SYNC.OUT
H.OUT
AFC IN
+115 V
VID.IN
+12V
HT2
V.OUT

Khối V.osc chân 10, chân 11 kết nối với R
14
, C
10
, R
15
,C
15
, C
12
, và V.Hold
hình thành mạch dao động dọc. Khi được cấp điện 12V
DC
, mạch V.osc
dao động tạo tín hiệu xung vuông fv : 50 Hz ÷ 60 Hz (biến trở V.Hold
điều chỉnh sẽ thay đổi được tần số fv), ở ngõ ra khối này (chân số 6) tín

hiệu được đưa đến board công suất dọc và (từ board dao động dọc ) và tín
hiệu hồi tiếp về từ chân 7, chân 8 của IC.
Khi có tín hiệu hình toàn phần đưa đến chân 14, khối sync sep sẽ tách tín
hiệu đồng bộ ngang và dọc, tín hiệu đồng bộ ngang đưa đến khối AFC
(bên trong IC). Chân 16 của IC sẽ nhận tín hiệu xung răng cưa (từ FBT)
thông qua mạch tích phân R
10
, C
6
, R
8
để so pha. Chân 1 là ngõ ra khối
AFC, tín hiệu ra sẽ đưa đến mạch H.osc để điều chỉnh tần số và pha sao
cho phù hợp với tần số và pha của tín hiệu hình.
Ngoài ra chân 4 của IC kết với R
4
, C
8
, D
1
sẽ hình thành mạch bảo vệ quá
áp. Mạch sẽ cắt tín hiệu f
H
ở ngõ ra, khi điện áp đưa đến PRT tăng lên.
e. Thiết kế mạch in board H.osc, V.osc:
4. Thiết kế board công suất dọc:
Board này dùng IC µPC 1378 thường sử dụng trong các Ti Vi Sony, Nec.
a. Thông số kỹ thuật:
Điện áp cung cấp 24 V
DC

÷ 27V
DC

Dòng tiêu thụ: 20mA ÷ 50mA
Biên độ điện áp tín hiệu vào: 1V
pp

Biên độ điện áp tín hiệu ra: 60 V
pp

b. Sơ đồ khối:





c. sơ đồ nguyên lý:









d. Phân tích mạch:
1
2 3 4 5 6 7
VERT OUT BOOSTER

UPC1378
1 2 3 4 5 6 7
GND
OUTPUT
BST1
Vcc
BST2
INPUT
ADJ
C23 D5
C29
R22 R24
C26
R28 C25
C28
R29
R27
R26
C21
R25
V.HEIGHT
D4
C9 R20
R17
C24
R16
D2
C22
C15
R6

C20
VR
C10
C11
R30C30
uPC 1378
V.BLK OUT
V.OUT1
V.OUT2
V.IN
HT1
+24V
Khi cấp nguồn 24 V
DC
vào chân 6 và xung fv từ board V.osc vào chân 4
của IC thì mạch sẽ hoạt động. Mạch khuếch đại công suất dọc hoạt động
ở lớp B như một mạch khuếch đại công suất âm tần, do đó cần có 2
đường hồi tiếp từ board này về chân 7 và chân 8 IC LA 7800 ( từ khối
V.osc ) để ổn đònh chế độ làm việc.
Đường một: Ngõ ra chân 2 ra york Vert đồng thời qua R
6
, C
20
, VR100K
về chân 8 IC LA 7800.
Đường hai: Từ đầu còn lại của York Vert qua mạch C
28
, R
29
, C

21
, R
27
, R
26
,
R
25
, R
20
, C
9
và biến trở V.Height về chân 7 của IC LA 78000, biến trở
V.Height dùng để chỉnh chiều cao của khung sáng.
Tín hiệu quét dọc xuất ra ở chân số 2 của IC tới York dọc có biên độ
khoảng 60 V
pp
sẽ tạo từ trường lệch dọc trong cuộn York dọc làm lệch tia
điện tử trong ống phóng CRT theo chiều dọc.
Ngoài ra chân 7 của IC tín hiệu V.Blank thông qua mạch R và C ( nối
tiếp) sẽ cung cấp cho board mạch khuếch đại Y để xoá hồi và cung cấp
xung fv cho IC onscreen trên board vi xử lý.
e. Thieỏt keỏ maùch in board coõng suaỏt doùc:
5. Thiết kế board khếch đại sắc và mạch ghép CRT:
a. Thông số kỹ thuật:

Nguồn cung cấp 180 V
DC.

Điện áp cung cấp cực B 3 trans Khuếch đại sắc: 5V

DC
÷ 7V
DC
.
Biên độ điện áp tín hiệu Y: 7V
pp

Biên độ điện áp cung cấp đốt tim 20V
pp
( xung dương ).
Điện áp cung cấp lưới G
2
: 200V
DC
÷ 500V
DC.

Điện áp cung cấp lưới G
3
:( Vào đế cắm đuôi CRT ): 2KV.
Mạch hoạt động kiểu hiệu số màu: R-Y, G-Y, B-Y.
b. sơ đồ nguyên lý:















L351
R353 R352 R351
Q353 Q352 Q351
100U
10K 2W 10K 2W
10K 2W
R365
680
R368
180
C353560P
R371
R359
2K8
2K8
2K8
R369
C352
R367
R364R358
C351
R366
R363
R357

R1
C1
Q1
Q2Q3
R2 R3
R4R5
R6
B-OUT
G-OUT
R-OUT
PIN G1
PIN G2
PIN G3
PIN G5
PIN G6
PIN G4
PIN G7
PIN G8
c. Phân tích mạch:
Ba tín hiệu sắc E
R
, E
G
, E
B
ra từ IC giải mã màu AN5625 được đưa vào
cực B của Trans công suất Q
353
, Q
352

, Q
351
trong lúc tín hiệu chói -E
Y
dưa
vào cực E của 3 trans công suất nói trên.
Ngõ ra của Q
353
, Q
352
, Q
351
qua biến trở VR 2K7 1/2W tại cực C được đưa
thẳng vào 3 catot đèn hình sẽ là E
R
, E
G
, E
B
. Lưới 1 chung nối mass, lưới 2
và lưới 3 cấp áp dương lấy từ cuộn HV.
Đường tín hiệu chói -E
Y
vào Q
351
được giữ làm chuẩn hai đường chói Q
352
và Q
353
, được hiệu chỉnh bằng 2 biến trở R

371
và R
369
tức là thay đổi biên
độ -E
Y
đưa vào cực E của Q
351
và Q
353
.


Mức tín hiệu đưa vào cao, có nghóa là tín hiệu ra cũng cao và dòng tia
của đèn hình cũng lớn. Thay đổi 2 chiết áp như vậy là thay đổi mức cao
nhất của dòng tia B và R sao cho ở chi tiết sáng nhất của ảnh ( mức E
Y

cao nhất ) thì 3 ống phóng R, G, B có cường độ đúng tỷ lệ để tạo ra ánh
sáng trắng ở mặt đèn hình.
Đồng thời tín hiệu onsreen từ vi xử lý đưa đến R
1
, C
1
vào cực E của Q
1

lấy ra ở cực C của Q
1
, vào cực B của Q

2
và lấy ra ở cực C của Q
2
. Tín
hiệu onscreen sau khi qua tầng đệm Q
1
,Q
2
được đưa từ cực C Q
2
vào cực
B của Q
353
sau đó đưa vào K
B
đèn hình.
d. Thieỏt keỏ maùch in board khueỏch ủaùi saộc vaứ maùch gheựp CRT
6. Thiết kế board khếch đại tín hiệu chói:
Mạch này nếu sử dụng IC AN 5615 thì mạch sẽ đơn giản hơn, tuy nhiên
rất khó cân chỉnh và phối hợp với tín hiệu vào, và các khối lại tích hợp
trong IC nên chọn giải pháp sử dụng trans.
Mạch dùng trans thiết kế sẽ phức tạp hơn nhưng việc phối hợp tổng trở
và cân chỉnh sẽ trở nên dễ dàng hơn.

a. Thông số kỹ thuật:

Vcc: 12V
DC
.
Dòng tiêu thụ 10mA ÷ 20mA.

Điện áp tín hiệu vào: 1V
pp.

Điện áp tín hiệu ra (Y): 7V
pp
÷ 10 V
pp
.
Điện áp tín hiệu V.Blank: 20V
pp
.
Điện áp tín hiệu H.Blank vào: 20 V
pp
.
b. Sơ đồ nguyên lý:











6K8
2k2
R1
R3

R2
18k
R4
2k2
Q1
R5
330
R6
220 R7
820
C2
L1
C4
R9
390
R32
5K6
R33
330
R34
C7
CONTRAST
L2
Q3
C6 R10
330
L315UC5
1000P
R8
270

R11
390
C8
D1 C9
10U
R14
220
R13
68K
R12
18K
R15
1K8
R17
15
C11
1500P
R18
680
L5
R16
470
C17 C18
R22
1K5
Q5
Q6
R20
1K
D3 D4

D5
Đ
L6
D7
D8
C12
D6
R24
6K8
C13
3U3
R25
C15
R30
560
D2
R35
500
Q4
R29
330K
R31
4K7
R36 5K
C16
330P
L4
15m
R27
27K

R28
47K
C3
1200P
R26
6K8
C14
100U
47U
V.BLANK Y.OUT
CONS
VCC
VIDEO.IN
H.BLANK
ABL
VCC
c. Phân tích mạch:
Tín hiệu video composite được đưa tới Q
1
, C
1
cách ly thành phần DC từ
tầng trước.
Q
1
làm nhiệm vụ của tầng đệm, ở ngõ ra của Q
1
tín hiệu được đưa đến
Q
2

vàQ
3
.
Q
2
, Q
4
là nhiệm vụ điều khiển thành phần DC của tín hiệu video, điều
chỉnh mức sáng tối trên màn CRT như biến trở R
35

Q
3
phối hợp với mạch C
6
, L
3
, L
10
và L
1
,C
2
, R
7
, C
1
nâng đáp tuyến tần số
cao của tín hiệu chói, đồng thời điều chỉnh biến trở Con trast sẽ làm thay
đổi biên độ tín hiệu chói.

Tín hiệu chói từ ngõ ra của mạch Q
3
( thông qua C
6
)và thành phần DC
của tín hiệu chói ( Q
2
, Q
4
) sẽ đưa đến cực B của Q
5
.
Tại cực B Q
5
áp DC từ ngõ ra ABL mạch FBT sẽ tự động khống chế chế
độ làm việc của Q
5
khi CRT hoạt động quá mạnh.
Q
5
làm nhiệm vụ khuếch đại đảo pha tín hiệu chói và đưa tới Q
6
.
Q
6
đóng vai trò như một tầng đệm đồng thời trộn các tín hiệu V.Blank (
từ board V.Amp ) và H.Blank ( lấy từ FBT ) để xoá đường hồi ngang và
dọc trên CRT.

×