Tải bản đầy đủ (.pdf) (3 trang)

HDTH nhap mon mach so lab4

Bạn đang xem bản rút gọn của tài liệu. Xem và tải ngay bản đầy đủ của tài liệu tại đây (161.08 KB, 3 trang )

Bài 4. THIẾT KẾ MẠCH GIẢI MÃ LED 7 ĐOẠN

Bài 4. THIẾT KẾ MẠCH GIẢI MÃ LED 7
ĐOẠN
4.1 Mục tiêu
Sinh viên sẽ thực hiện mạch giải mã để hiển thị các số từ 0 đến 9 sử dụng LED 7
đoạn. Để làm tốt Lab 5, sinh viên cần phải nắm trước ở nhà về cách thiết kế, biên dịch
và mô phỏng một mạch điện đơn giản trên Quartus II.

4.2 Nội dung chuẩn bị
Hoàn thành bảng sự thật cho mạch 7 Segment Decoder ( mục 4.3) theo hình sau:

Lưu ý : Giá trị 0 là đèn sáng, Giá trị 1 là đèn tắt

4.3 Nội dung thực hành
Cho mạch sau:

Dưới đây là bảng sự thật của mạch giải mã cho LED-7-đoạn trên dùng hiển thị các
kí tự từ 0 đến 9 (các giá trị khác không quan tâm)  Sinh viên hoàn thành bảng sự thật
sau.
Page | 37


Bài 4. THIẾT KẾ MẠCH GIẢI MÃ LED 7 ĐOẠN
Chú ý:
Các đoạn LED tích cực mức thấp – mức 0 đoạn LED sáng, mức 1 đoạn LED
tắt
Các giá trị X mang ý nghĩa không quan tâm (Có thể bằng 0 hoặc 1)
INPUT

DISPLAY



SW[3:0]

DIGIT

HEX[0]

HEX[1]

HEX[2]

OUTPUT
HEX[3]

HEX[4]

HEX[5]

HEX[6]

0000

0

0

0

0


0

0

0

1

0001

1

1

0

0

1

1

1

1

0010

2


0011

3

0100

4

0101

5

0110

6

0111

7

1000

8

1001

9

0


0

0

0

1

0

0

X

X

X

X

X

X

X

X

X


Dựa vào bảng sự thật trên sinh viên tiến hành lập bìa Karnaugh cho 7 đoạn của
HEX tương ứng với 7 hàm, từ 7 hàm đó tiến hành vẽ mạch giải mã cho LED-7-đoạn
bao gồm 4 đầu vào và 7 đầu ra.

4.4 Hướng dẫn thực hành
1. Tạo một project Quartus mới, đặt tên:

E/lab4/lab4_MSSV

2. Thiết kế một mạch theo mạch logic đã thiết kế bên trên
3. Gán pin cho mạch trên
4. Biên dịch để phân tích, tổng hợp và tạo ra file .sof
5. Mô phỏng mạch trên wareform.
6. Nạp file thực thi lên FPGA. Kiểm tra hoạt động của mạch.
Page | 38


Bài 4. THIẾT KẾ MẠCH GIẢI MÃ LED 7 ĐOẠN

4.5 Bài tập ôn tập
Xây dựng mạch giải mã led 7 đoạn cho mã HEX :

Page | 39



Tài liệu bạn tìm kiếm đã sẵn sàng tải về

Tải bản đầy đủ ngay
×