Tải bản đầy đủ (.pdf) (5 trang)

thiết kế Mạch báo giờ dùng EPROM, chương 5

Bạn đang xem bản rút gọn của tài liệu. Xem và tải ngay bản đầy đủ của tài liệu tại đây (121.49 KB, 5 trang )

I.
Chương 5: THIẾT KẾ KHỐI ĐA HP VÀ CHỌN
KÊNH
Do từ 7 ngã ra của bộ nhớ mà phải hiển thò 4 led 7 đọan.
Do đó tại mỗi thời điểm 1 led được nhận đúng dữ liệu của mình.
Nên nhiệm vụ của khối này nhằm xác đònh dữ liệu cho từng led.
1. Khối đa hợp, chọn kênh sử dụng IC giải mã:
a.
Sử dụng IC 4556:
Ở đây IC 4556 được sử dụng cho khối giải mã, chọn kênh
4556 là IC giải mã 4 đường ra mức thấp thuộc họ CMOS, gồm
có 2 phần giống nhau. Mỗi phần có 2 đường chia chỉ vào (Ao và
A1), một chân Enable Input tác động ở mức thấp (E) và 4 ngã ra
ở mức thấp (Oo_ O3) khi chân (E) ở nữa cao thì Oo đến O3cũng
là cao.
Bảng trạng thái họat động:
4556
A1
A0
E Q0
Q1
Q2
Q3
1/2
EA
A01
A1A
O0A
O1A
O2A
O3A


Vss
V
DD
EB
A0B
A1B
O0B
O1B
O2B
O3B
E A0 A1 O0 O1 O2 O3
L L L L H H H
L L H H L H H
L H L H H L H
L H H H H H L
H X X H H H H
L: Low (mức thấp)
H: High (mức cao)
X: Thấp hoặc cao hoặc không xác đònh
b.
Sử dụng IC 74138.
IC 74138 là IC giải mã 3 đường sang 8 đường, ra mức
thấp
Sơ đồ chân Sơ
đồ logic
H: High Level
L: Low Level
X: High or Low
Bảng trạng thái họat động
74138

A2
A1
A0
E3
E2
E1
Q7
Q6
Q5
Q4
Q3
Q2
Q1
Q0
A
B
C
E1
E2
E3
O7
GND
Vcc
O0
O1
O2
O3
O4
O5
O6

E1 E2 E3 C B
A
Q0 Q1 Q2 Q3 Q4 Q5
Q6 Q7
H x x
x H x
x x L
L L H
L L H
L L
H
L L
H
L L
H
L L
H
L L H
X X
X
X X
X
L L
L
L L
H
L H
L
L H
H

H L
L
H L
H
H H
L
H H
H
H
H H H H H
H H
H H H H H H
H H
L H H H H H
H H
H L H H H H
H H
H H L H H H
H H
H H H L H H
H H
H H H H L H

H H
H H H H H L
H H
H H H H H H
L H
H H H H H H
H L

Sụ ủo maùch:
ẹeỏn Transistor T4
ẹeỏn Transistor T3
ẹeỏn Transistor T1
ẹeỏn Transistor T2
Tửứ Q5 cuỷa 4060
Tửứ Q4 cuỷa 4060
+V
5V
74LS138
A2
A1
A0
E3
E2
E1
Q7
Q6
Q5
Q4
Q3
Q2
Q1
Q0
IC 74154 là IC giải mã 4 đường sang 16 đường tươg tự như
74138 nhưng đường ra gấp đôi.

×