Đại học Bách Khoa TP.HCM
Đề thi CUỐI KỲ lớp CHÍNH QUY
Khoa Điện – Điện tử
Mơn thi: ĐIỆN TỬ THƠNG TIN
Bộ môn Viễn thông
Ngày thi: 21/12/2018 – Thời gian: 105 phút
( Sinh viên được phép sử dụng tài liệu là 2 trang A4 viết tay)
Câu 1 (3đ)
Giả sử một một hệ thống thu RF gồm các khối sau:
- Một bộ khuếch đại nhiễu thấp, có hệ số nhiễu NF1 = 2 dB, độ lợi công suất G1 = 30 dB.
- Một bộ đổi tần có hệ số nhiễu NF2 = 4 dB, độ lợi công suất G2 = 0 dB.
.c
om
- Một bộ khuếch đại trung tần có NF3 = 5 dB, độ lợi công suất G3 = 30 dB.
Cho nhiệt độ tại hệ thống thu là T = 290oK và băng thơng tín hiệu là 200 KHz.
a) Tính hệ số nhiễu tổng cộng của tồn hệ thống. Giải thích lý do bộ khuếch đại nhiễu thấp cần
ng
thiết kế để có hệ số nhiễu thấp hơn so với bộ đổi tần và bộ khuếch đại trung tần.
co
b) Xác định độ nhạy tại ngõ vào của hệ thống thu RF (receiver sensitivity) nếu tỉ số tín hiệu trên
nhiễu (SNR) yêu cầu tại ngõ ra của hệ thống thu ít nhất là 14 dB (để đảm bảo yêu cầu tỉ số sai
an
bit - BER ở ngõ ra bộ giải diều chế nhỏ hơn hoặc bằng 10-6).
th
c) Nếu mức cơng suất tín hiệu ở ngõ vào hệ thống thu nhỏ hơn độ nhạy được tính ở câu c), trình
ng
bày các giải pháp có thể (tại máy phát, máy thu, kênh truyền) để đảm bảo SNR yêu cầu tại ngõ
du
o
ra của hệ thống thu ít nhất là 14 dB.
Câu 2 (2.5đ): Một bộ khuếch đại nhiễu thấp (LNA) có độ nhạy ngõ vào -80dBm thu tín hiệu tại
tần số 2.410 GHz và 2 tín hiệu nhiễu (interferers) đầu vào tại tần số 2.420GHz là -3dBm và tại tần
cu
u
số 2.430 GHz là -35dBm. IIP3 yêu cầu thiết kế là bao nhiêu nếu IM (Inter modulation) của LNA
yêu cầu thấp hơn tín hiệu mong muốn 25dB. Giả sử trở kháng vào và ra của LNA là 50 Ohm.
Câu 3: (2.5đ)
Vẽ mạch dao động cao tần Clapp. Giả sử cuộn dây và các tụ điện thuộc bộ lọc cộng hưởng trong
mạch dao động được cho bởi L1 = 10 H, C1 = C2 = 1000 pF và C0 = 100 pF.
a) Xác đinh tần số dao động của mạch trên.
b) Thay thế tụ C0 bằng varicap. Vẽ lại mạch dao dộng Clapp ở trên. Giả sử quan hệ giữa điện
dung Cv và điện áp V phân cực cho varicap được cho ở Bảng 1. Tìm tần số dao động lớn nhất và
nhỏ nhất tương ứng với các điện áp Vmin và Vmax cho ở Bảng 1.
CuuDuongThanCong.com
/>
Cv (pF)
V (Volt)
80
Vmin = 2
40
Vmax = 4
c) Vẽ lại mạch điện ở câu b). để thực hiện điều chế FM, cho biết độ di tần của mạch điều chế FM
này. Cho biết phương pháp tăng độ di tần dựa vào bộ điều chế FM ở trên.
Câu 4 (2đ) :
Thiết kế các mạch phối hợp trở kháng LC sao cho công suất trên tải là cực đại. Tần số hoạt động
.c
om
của mạch là 1GHz. Tính các giá trị cơng suất cực đại này, biết Vs = 10V (rms).
b/. ZL = 100 – j20
a/. ZL = 25
50
Impedance
Matching
Network
ZL
co
ng
Vs
an
--------------------------------HẾT-----------------------
Tổng hợp đề
cu
u
du
o
ng
th
Bộ môn duyệt
Họ và tên sinh viên:
CuuDuongThanCong.com
MSSV:
Nhóm:
/>
2/8