Tải bản đầy đủ (.pdf) (12 trang)

Tài liệu Thiết kế logic khối đồng bộ và tách kênh PCM 30/32 pptx

Bạn đang xem bản rút gọn của tài liệu. Xem và tải ngay bản đầy đủ của tài liệu tại đây (326.62 KB, 12 trang )

Đề tài:Thiết kế logic khối đồng bộ và tách kênh PCM 30/32 Nhóm 4 - ĐT03 – K45

PHẦN 4:PHẦN THIẾT KẾ:
4.1:GIỚI THIỆU:

Chúng ta sẽ thiết kế bộ tách kênh cho hệ thống kênh PCM 30/32 có đặc điểm
sau:
-Hệ thống bao gồm 28 kênh thông tin và 2 kênh số liệu
-Các kênh số liệu là kênh ở khe thời gian Ts
1
và Ts
30
-Các tín hiệu báo hiệu được ghép theo phương thức phân kênh kết hợp
CAS.
Để thống nhất trong quá trình trình bầy chúng ta qui ước như sau:

TÍN HIỆU
BÊN PHÁT BÊN THU
CLK 2.048 Mb/s 2MCLK
t
2MCLK
r
2.048Mb/s 2MT 2MR
x
bộ đếm bit trong 1 khe P0,P1,P2 Q0,Q1,Q2
Các bit trong khe p0 p7 q0 q7
bộ đếm khe R0,R1,R2,R3,R4 TS0,TS1,TS2,TS3,TS4
Các khe trong khung rs
0
rs
31


ts
0
ts
31
bộ đếm khung U0.U1,U2,U3 F0,F1,F2,F3
Các khung trong đa
khung
u
0
u
15
f
0
f
15
4.2: YÊU CẦU KĨ THUẬT :

* Dòng số 2,048 Mb/s sau khi được bên thu nhận được sẽ tách làm 2 đường:
- xung đồng hồ 2.048 KHz được đưa đến bộ định thời thu.
- đến bộ Demux có nhiệm vụ tách mã đồng bộ đa khung , mã đồng bộ
khung chẵn ,mã đồng bộ khung lẻ,báo hiệu và tín hiệu thoại ,số liệu từ
dòng số 2,048 Mb/s tại đúng bit ,khe ,khung mà chúng được ghép vào ở
bên phát.Việc tách này đảm bảo đồng bộ giữa bên phát và bên thu để tín
hiệu được tách ra hoàn toàn chính xác

4.3:NGUYÊN LÝ HOẠT ĐỘNG VÀ SƠ ĐỒ KHỐI CỦA
DEMUX:

-Dòng số 2,048 Mb/s qua bộ ghi dịch để được biến đổi từ nối tiếp sang song
song rồi được đưa đến các mạch nhận dạng mã đồng bộ.

-Nếu từ mã đồng bộ đa khung đúng mạch nhận dạng đồng bộ đa khung sẽ có
tín hiệu được tạo ra và đưa đến mạch tạo xung PE để kích cho bộ định thời
thu làm việc đúng như ở bên phát.

17
Đề tài:Thiết kế logic khối đồng bộ và tách kênh PCM 30/32 Nhóm 4 - ĐT03 – K45

-Khi đã nhận dạng đúng mã đồng bộ đa khung (MK –SYN) thì các mạch nhận
dạng đồng bộ đa khung chẵn (PE-SYN) và đồng bộ khung lẻ (IPE-SYN)
mới hoạt động để nhận dạng mã đồng bộ đa khung và chỉ thị.
-Nếu đúng mã đồng bộ khung chẵn và khung lẻ thì một mạch tổ hợp tín hiệu
MK-SYN,PE-SYN,IPE-SYN và bit A được tách từ mã đồng bộ khung lẻ sẽ
cho phép mở cổng nhận xung đông hồ 2048KHz (từ bộ định thời thu) và
thông tin,báo hiệu.
-Sau đó thông tin được đưa đến mạch tách số liệu và tách tín hiệu thoại để
tách ra từng kênh riêng biệt. Các tín hiệu báo hiệu được đưa đến mạch tách
báo hiệu cho từng kênh thông tin

*Sơ đồ hệ thống tách kênh PCM 30/32:
Chuyển nối tiếp
– song song
Nhận dạng
MK-SYN
Tạo xung PE
Cổng
Kiểm tra mã
đồng bộ đa
khung
Kiểm tra
PE-SYN

Kiểm tra
IPE-SYN
Tách bit
A
Tách báo
hiệu
Tách các
kênh thoại
Tách số liệu
Cổng Đảo bít
2MR
x
2MCLK

2
MR
x
2
MCLK
Bộ định thời th
u


4.4: THIẾT KẾ CỤ THỂ:

*4.4.1:Bộ chuyển đổi nối tiếp - song song :

18
Đề tài:Thiết kế logic khối đồng bộ và tách kênh PCM 30/32 Nhóm 4 - ĐT03 – K45


-Chức năng biến đổi từ nối tiếp sang song song được thực hiện bởi 1 bộ ghi
dịch 8 bit 74LS164.
-Giả sử có một mã thông tin :b
0
,b
1
,b
2
,b
3
,b
4
,b
5
,b
6
,b
7
đưa vào chân B của
74LS164.Xung đồng hồ 2,048 MHz được đưa vào chân CK.Vì tốc độ dòng
thông tin là 2,048Mbit/s nên cứ có một sườn dương của xung là lại có một
bit được dịch ra đầu ra.Như vậy sau 8 xung CLK2M thì 8 bit dữ liệu nối
tiếp được chuyển sang song song ở 8 đầu ra của 74LS164.
*Sơ đồ:

b
6
b
5
b

4
b
3
b
1
b
2
+
V
CLK 2,048 MHz
5
V
7
4LS164
A
B
C
K
M
R
Q
7
Q
6
Q
5
Q
4
Q
3

Q
2
Q
1
Q
0
2MRx
b
0
b
7

*4.4.2:Tách đồng bộ đa khung :
-Khi tín hiệu số được biến đổi từ nối tiếp sang song song thì nó được đưa qua
một số mạch logic tổ hợp để nhận dạng mã đồng bộ.
-Mã đồng bộ đa khung là :

b1
b0 b2 b3 b4 b5 b6 b7

-Nên bộ nhận dạng mã đồng bộ đa khung có hàm logic:
0
0 0 0 1 0 1 1

76543210
. bbbbbbbbX =
-Vậy mạch nhận dạng mã đồng bộ đa khung là mạch NAND 8 đầu vào ta
dùng 74LS30 .Khi mã đồng bộ đa khung đã được nhận dạng đúng lần thứ 1
có 1 tín hiệu được tạo ra gọi là xung PE để đưa đến kích cho bộ định thời
thu.Khi bộ định thời thu hoạt động sẽ kéo theo 1 số mạch kiểm tra hoạt

động để kiểm tra mã đồng bộ đa khung ở những đa khung tiếp theo là đúng
hay sai.
-Ta sẽ thiết kế mạch kiểm tra thiết lập trạng thái đồng bộ và cho nhận thông
tin nếu mã đồng bộ đa khung đúng.
-Nếu mã đồng bộ đa khung sai 3 lần liên tiếp thì thiết lập trạng thái đồng bộ
sai chỉ thị cấm thông tin và phải thực hiện tìm đồng bộ .

* Sơ đồ mạch tách và kiểm tra đồng bộ đa khung:

19
Đề tài:Thiết kế logic khối đồng bộ và tách kênh PCM 30/32 Nhóm 4 - ĐT03 – K45


N
AND2
N
AND1
74LS30
b7
b6
74LS20
74LS74
CK1
D1
S1
R1
CK2
D2
S2
R2

Q1
Q1
_
_
Q2
Q2
_
_
74LS74 (1)
M
KSYN
b4
q7
A
ND2
A
ND1
7
4LS90
M
S1
M
S2
M
R1
M
R2
A
B
Q

3
Q
2
Q
1
Q
0
7
4LS90 (1)
f0
7
4LS90
M
S1
M
S2
M
R1
M
R2
A
B
Q
3
Q
2
Q
1
Q
0

7
4LS90 (2)
ts16

+V
b0
74LS04
b1
b3
b5
b2
CLK2M
+
V
V
1
S
D
CK
R
Q
_
Q
74LS74 (2)
K
ichPE

* Nguyên lý hoạt động của mạch:
-Khi nhận đúng mã đồng bộ đa khung đầu ra của 74LS30 ở mức 0 làm ngõ ra
Q của 74LS74(2) lên mức 1 kích cho mạch tạo xung PE để đưa đến bộ

định thời thu.Lúc này bộ định thời thu đã hoạt động định thời gian từ bit q0
,khe ts
17
,khung f
0
trở đi.
-Khi bộ định thời thu đã định thời đến đa khung thứ 2 ,trong khoảng thời gian
q0,ts
16
,f
0
=1 và CLK2M =1 thì đầu ra của 74LS20 ở mức 0 cho đầu ra NOT
ở mức 1. Đúng trong thời gian này,nếu mã đồng bộ đa khung đúng thì đầu
ra của AND 1 ở mức 1,của AND 2 ở mức 0.Do đó 74LS90(1) được đếm
lên 1 còn 74LS90(2) vẫn ở trạng thái xoá.Đầu ra của NAND 1 và NAND 2
đều ở mức 1 nên đầu ra Q1,Q2 của 74LS74(1) đều ở mức 0,chưa có kết
luận về trạng thái đồng bộ.
-Tại thời gian q0,ts
16
,F0=1 của 2 đa khung tiếp theo,nếu đồng bộ đa khung
đều đúng thì khi 74LS90(1) đếm đến 3 thì đầu ra của NAND 1 ở mức 0 làm
cho đầu ra Q1 lên mức 1 thiết lập trạng thái đồng bộ đúng.Đèn LED báo
đồng bộ đa khung đúng sáng lên.Báo đúng từ đầu ra Q1 này cho phép mạch
tách mã đồng bộ khung chẵn và khung lẻ hoạt động ,đầu ra Q2 vẫn ở mức
0.
-Nhưng nếu mã đồng bộ đa khung sai thì đầu ra AND 1 ở mức 0 ,AND 2 ở
mức 1 nên 74LS90(1) bị xoá về 0 và 74LS90(2) được phép đếm lên 1.Đầu
ra của 2 NAND ở mức 1,đầu ra Q1,Q2 ở mức 0,chưa có kếy luận gì về
trạng thái đồng bộ.
-Nếu ở 2 đa khung tiếp theo mà mã đồng bộ đa khung vẫn sai thì 74LS90(2)

đếm đến 3 thì đầu ra NAND 2 ở mức 0 làm cho đầu ra Q2 của 74LS74(1)
lên mức 1,trạng thái đồng bộ sai thiết lập .Đèn LED báo sai đồng bộ đa
khung sáng lên,tín hiệu báo sai được đưa đến để cấm mạch tách đồng bộ
khung chẵn và khung lẻ hoạt động ,đồng thời xoá đầu ra Q của 74LS74 (2)

20
Đề tài:Thiết kế logic khối đồng bộ và tách kênh PCM 30/32 Nhóm 4 - ĐT03 – K45

về 0 không cho phép định thời thu làm việc và chờ tìm đồng bộ đa
khung.Khi đồng bộ đa khung đúng thì 74LS74 (2) này sẽ thiết lập xung PE
khác cho bộ định thời thu hoạt động .

*mạch tạo xung PE để kích cho bộ định thời thu:




*4.4.3:Tách đồng bộ khung chẵn :
-Sơ đồ khối chung cho phân tách đồng bộ khung chẵn và khung lẻ:

Không

Không
Trạng thái kiểm
tra đồng bộ
Nhận dạng đồng
bộ khung
Chỉ thị cấm tách
thông tin
Tổ hợp

Chỉ thị cho tách
thông tin
Đúng
Đúng



đầu vào




Xung PE

*Nguyên tắc hoạt động:
- Mạch tách đồng bộ khung chỉ hoạt động khi đã có mã đồng bộ đa khung
đúng .Mạch tách đồng bộ khung phải nhận dạng được mã đồng bộ khung

21
Đề tài:Thiết kế logic khối đồng bộ và tách kênh PCM 30/32 Nhóm 4 - ĐT03 – K45

đúng hay sai và chỉ thị bằng LED ,chú ý rằng khung chẵn thì f
0
=0,khung lẻ
f
0
=1.
-Mạch tách đồng bộ khung chẵn làm việc tại khoảng thời gian
q
7

=1,ts
0
=1,F0=0, tại những khoảng thời gian khác mạch giữ nguyên trạng
thái cũ.
Sơ đồ mạch tách đồng bộ khung chẵn :

b
6
b
7
CLK2M
F0
b5
b2
b1
74LS04
+
V
b
4
5
V
ts0
S
D
C
K
R
Q
_

Q
P
E
-
S
YN
b
3
q7
74LS20
MK
-
S
YN
74LS30
-Các bit của dòng số 2,048Mbit/s đã được chuyển từ nối tiếp sang song song
và được đưa đến mạch nhận dạng mã đồng bộ khung chẵn.
-Cũng như phần tách mã đồng bộ đa khung,ta cũng dùng mạch nhận dạng là
74LS30 mạch NAND 8 đầu vào.Mã đồng bộ khung chẵn là:

b1

b0 b2 b3 b4 b5 b6 b7

0

1 0 1 1 0 1 1

Ta đưa các bit b
1

– b
7
(không kể bit b
0
vì bit này là tuỳ định,được ta đặt bằng
1)
Vào 7 đầu của 74LS30 , còn đầu vào thứ 8 dành cho tín hiệu báo đúng sai
của mã đồng bộ da khung MK-SYN.

* Hoạt động của mạch:
-Tại thời gian q
7
=1,ts
0
=1,f
0
=0,nếu mã đồng bộ đa khung đúng và mã đồng bộ
khung chẵn cũng đúng thì đầu ra của 74LS30 ở mức 0,do đó mạch NOT sẽ
đặt mức 1 tại chân D của 74LS74,cùng lúc đầu ra của 74LS20 sẽ đặt vào
chân CK của 74LS74 này một xung dương làm,đầu ra Q nhảy lên mức 1.
-Tín hiệu báo đồng bộ khung chẵn đúng được dẫn đến một vi mạch để điều
khiển mở cổng nhận thông tin.
-Nếu tại thời điểm này mà đồng bộ khung chẵn sai hoặc mã đồng bộ đa khung
sai thì ngõ ra Q của 74LS74 ở mức thấp, tín hiệu đồng bộ khung sai được
dẫn đến vi mạch để điều khiển cấm nhận thông tin.

*4.4.4: Tách đồng bộ khung lẻ và bit A :


22

Đề tài:Thiết kế logic khối đồng bộ và tách kênh PCM 30/32 Nhóm 4 - ĐT03 – K45

-Mạch tách đồng bộ khung lẻ làm việc tại khoảng thời gian q
7
=1, ts
0
=1,
F0=1 tại những thời gian khác mạch giữ nguyên trạng thái cũ.Vi mạch
nhận dạng mã đồng bộ khung lẻ cũng là 74LS30.Mã đồng bộ khung lẻ là :
b1

b0 b2 b3 b4 b5 b6 b7

- Bảy bit “b0,b1,b3,b4,b5,b6,b7” được đưa vào 7 đầu vào của 74LS30 (bit
b
2
=A được đưa riêng ra mạch tách bit A).Đầu vào thứ 8 dành cho tín hiệu
báo đồng bộ đa khung đúng sai.
1

0 A 1 1 1 1 1
Sơ đồ mạch đồng bộ khung lẻ và bit A:

PE SYN
b0
74LS04
+
V
Bit A
ts0

5
V
b5
b
2
7
4LS00
N
OT(2)
C
LK2M
b6
N
OT(1)
b3

IPE SYN
7
4LS74
C
K1
D
1
S
1
R
1
C
K2
D

2
S
2
R
2
Q
1
Q
1
__

Q
2
Q
2
__

IPE SYN
b7
MK SYN
b4
7
4LS11
F0
q7
7
4LS20
MK SYN
b1
7

4LS30

- Hoạt động của mạch đồng bộ khung lẻ hoàn toàn tương tự như hoạt động
của mạch tách đồng bộ khung chẵn .

*Tách bit A :

-Đầu ra b2 của bộ ghi dịch 74LS164(thực hiện biến đổi từ nối tiếp sang song
song ) mang bit A đưa đến vi mạch 74LS74 được ghi nhận chỉ thị tại thời
gian q
7
=1,ts
0
=1,F0=1, bit A được đưa đến chân D2 của 74LS74 ,lúc này
chân CK2 của 74LS74 được kích một xung dương nên bit A được đưa ra
ngõ ra Q2 .
Nếu bên phát đồng bộ thì A=1,do đó Q2=1.

Mạch điều khiển nhận thông tin:


23
Đề tài:Thiết kế logic khối đồng bộ và tách kênh PCM 30/32 Nhóm 4 - ĐT03 – K45

IPE SYN
2
MCLK
r

2MCLK

r
PE SYN

2
MRx
2
MRx
7
4F125
MK SYN
74LS11
B
it A
7
4LS00


-Các tín hiệu báo đúng hay sai của mã đồng bộ đa khung ,đồng bộ khung
chẵn,khung lẻ và bit A(từ ngõ ra Q2 của 74LS74 trên) đều đưa đến vi mạch
74LS00.
-Nếu tất cả các mã đồng bộ đều đúng và bit A = 1(tức là đầu vào của 74LS00
đều ở mức cao) thì đầu ra của nó ở mức thấp , cho phép mở các cổng 3
trạng thái để nhận thông tin và xung đồng hồ đưa đến mạch báo hiệu và
mạch tách kênh thông tin .
-Nếu một trong các mã đồng bộ khung sai hoặc bit A =0 (bên phát đồng
bộ)thì đầu ra của 74LS00 ở mức cao làm đóng các cổng 3 trạng thái,bên thu
không nhận thông tin mà tiến hành tìm đồng bộ .

*4.4.5:Tách báo hiệu :


-Các bit báo hiệu cho 30 kênh thông tin ở vị trí q
0
và q
4
của khe ts
16
của các
khung từ f
1
đến f
15
.


Khung Khe 16

q
0
q
1
q
2
q
3
q
4
q
5
q
6


q
7
a
b

c

d

a

b

c

d

f
1
f
2

………


f
14
f
15

Báo hi
ệuk
ênh 1
Báo hi
ệuk
ênh 16
B
áo
hi
ệu

k
ê
nh 2 B
áo
hi
ệu

k
ê
nh 1
7

Báo hi
ệuk
ênh 14
Báo hi
ệuk
ênh 29


o
hi
ệu

k
ê
nh 1
5

o
hi

u
k
ê
nh
30

……………….

………………


- Ta dùng 2 vi mạch phân đường 74LS154 để tách báo hiệu cho 30 kênh
thông tin (mỗi vi mạch tách báo hiệu cho 15 kênh).Sau đó dùng các
74LS74 để ghi nhận và chỉ thị báo hiệu.

-Hai chân E
0
, E

1
cùng ở trạng thái thấp thì vi mạch mới hoạt động được .Do
đó tín hiệu điều khiển mạch tách báo hiệu hoạt động đưa vào chân này.


24
Đề tài:Thiết kế logic khối đồng bộ và tách kênh PCM 30/32 Nhóm 4 - ĐT03 – K45

-Các chân A,B,C,D là các đầu vào địa chỉ, ứng với mỗi tổ hợp trong 16 tổ hợp
của 4 đầu vào địa chỉ thì chỉ có 1 trong 16 đầu ra Q
0
-Q
15
được chọn.Thời
gian 1 trong các đầu ra được chọn chính là thời gian tách bit báo hiệu ra.

-74LS154(1) tách bit a báo hiệu cho các kênh 1 đến kênh 15 tại thời gian
q
0
,ts
16
,nên hàm logic cho 74LS154(1) hoạt động là q
0
,ts
16
,CLK2MRx1.

-74LS154(2) tách bit a báo hiệu cho các kênh 16 đến kênh 30 tại thời gian
q
4

,ts
16
,nên hàm logic cho phép 74LS154(2) hoạt động là
q
0
,ts
16
,CLK2MRx1.
-Tại từng khung(trừ khung f
0
) mỗi vi mạch 74LS154 chỉ tách bit a báo hiệu 1
lần (cho một kênh thông tin) nên ta dùng các xung đếm khung F
0
,F
1
,F
2
,F
3

đưa vào các chân địa chỉ A,B,C,D của 74LS154 để ứng với mỗi khung tại
thời điểm cho phép nó sẽ tách 1 bit a báo hiệu ra.

-Mỗi đầu ra từ Q
0
đến Q
15
của 2 vi mạch 74LS154 được đưa vào chân CK của
một 74LS74 để ghi nhận và chỉ thị báo hiệu.
*Sơ đồ mạch tách báo hiệu :



74LS154(1)
E1
E0
D
C
B
A
1
5
1
4
1
3
1
2
1
1
1
0
9
8
7
6
5
4
3
2
1

0
F1

F0

74LS154(2)
E1
E0
D
C
B
A
1
5
1
4
1
3
1
2
1
1
1
0
9
8
7
6
5
4

3
2
1
0
F0

ts16
S
D
C
K
R
Q
_
Q
báo hiệu kênh 1
F2

7
4LS74(1)
S
D
C
K
R
Q
_
Q
Báo hiệu kênh 30
F2

7
4LS74(30)
q0
ts16
74LS10
q4
F1
74LS10

F3
F3
5
V
+
V
5
V
+
V
2MRx
5
V
D
1
L
ED1
D
2
L
ED1

+
V
2MCLK
5
V
+
V
CLK2MRx1
5
V
*Hoạt động của mạch :

-Tại thời gian q
0
=1,ts
16
=1 của khung đầu tiên f
0
tức là F
0
,F
1
,F
2
,F
3
=0 chân Q
0

của 74LS154(1) được chọn (xuống mức thấp ) nhưng vì tại ts

16
của f
0


25
Đề tài:Thiết kế logic khối đồng bộ và tách kênh PCM 30/32 Nhóm 4 - ĐT03 – K45

không có báo hiệu nên ta không thể sử dụng chân này .Tương tự chân Q
0

của 74LS154(2) cũng không sử dụng vì bit q
4
ở ts
16
,f
0
không phải bit báo
hiệu.

-F
0
=1,F
1
,F
2
,F
3
=0 (khung thứ hai của đa khung ),thời gian q
0

=1,ts
16
=1 thì
chân Q
1
của 74LS154(1) xuống mức thấp ,khi lên lại mức cao sẽ kích cho
74LS74(1) làm cho bit a báo hiệu của kênh thông tin thứ nhất (a
1
) được
tách ra từ dòng số 2MRx,báo hiệu thuê bao sử dụng kênh này có nhấc máy
hay không. Nếu a
1
=1 thì Q=1 LED sáng báo hiệu thuê bao nhấc máy.
-Cũng tại khung này ,khi q
4
=1,ts
16
=1,chân Q
1
của 74LS154(2) được chọn để
tách bit báo hiệu a
16
.
-Cứ tiếp tục như vậy ,lần lượt các đầu ra của hai vi mạch 74LS154 được chọn
để kích cho các 74LS154 tách bit báo hiệu cho các kênh thông tin tiếp theo.

*4.4.6:Tách số liệu :

-Trước khi truyền đi tín hiệu ở các kênh thông tin đã được thực hiện đảo
bit,Do vậy, bên thu muốn nhận được tín hiệu thông tin nguyên thuỷ thì phải

thực hiện đảo bit lại trước khi tiến hành tách riêng từng kênh thông tin ra.

-Khi thực hiện tách số liệu ra khỏi dòng số 2,048Mbit/s thì đồng thời ta phải
thực hiện chuyển đổi tốc độ số liệu từ 2,048Mbit/s sang 64Kbit/s là tốc độ
chuẩn của số liệu .Để chuyển đổi ta dùng một ghi dịch 74LS164,quá trình
tiến hành như sau:

-Ghi số liệu với tốc độ 2,048Mbit/s ,lúc này vi mạch nhập xung nhịp CLK là
2,048MHz.Thời gian ghi số liệu vào chính là lúc ts
1
=1(giả sử là cần tách số
liệu từ khe ts
1
ra ) .Hàm logic cho phép ghi số liệu vào là :CLK2MRx.ts
1
.

-Đọc số liệu từ một đầu ra với tốc độ 64Kbit/s ,lúc này vi mạch nhập xung
nhịp CLK là 64KHz.Thời gian đọc số liệu vào chính là lúc ts
1
=0 (ngoài khe
ts
1
) .Hàm logic cho phép ghi số liệu vào là :CLK64.ts
1
.

*Sơ đồ mạch tách số liệu từ khe ts
1
và ts

30
:

26
Đề tài:Thiết kế logic khối đồng bộ và tách kênh PCM 30/32 Nhóm 4 - ĐT03 – K45

+V 5V
7
4LS125







74LS164(30)
A
B
CK
MR
Q7
Q6
Q5
Q4
Q3
Q2
Q1
Q0
C

H30
7
4LS125
N
AND2
N
AND3
7
4LS00
D
ao bit
N
AND1
CLK 2,048 MHz
ts30
7
4LS04
74LS164(1)
A
B
CK
MR
Q7
Q6
Q5
Q4
Q3
Q2
Q1
Q0

C
H1
C
LK 64 KHz
ts1
7
4LS04
2MRx(so lieu)
Q0
7
4LS86

*Hoạt động của mạch:

-Khi ts
1
=1(tức là đúng khe để tách số liệu ra ) thì NAND 1 tắt ,NAND2 và
NAND3 mở cho CLK 2,048 MHz đưa vào chân CK của 74LS164(1) .Lúc
này chân A ở mức cao nên cho phép số liệu 2,048Mbit/s vào chân B.Từng
bit số liệu được dịch vào 74LS164(1) theo xung nhịp 2,048 MHz .Trong
thời gian ts
1
=1 sẽ có 8bit số liệu 2,048 Mbit/s được đưa ra các đầu ra của
74LS164(1).
-Khi ts
1
=0 ,NAND2 tắt ,NAND1 và NAND3 mở cho xung CLK 64KHz vào
chân CK của 74LS164(1). Lúc này chân A ở mức thấp nên số liệu
2,048Mbit/s không được nhập qua chân B nữa ,đồng thời cho phép mở
cổng 3 trạng thái để số liệu đi ra .Số liệu được lấy ra ở chân Q

7
theo xung
nhịp 64 KHz nên có tốc độ 64Kbit/s đúng theo yêu cầu.

-Quá trình tách số liệu từ khe ts
30
và các khe khác cũng tương tự như trên.

*4.4.7: Tách các kênh thoại:

-Giả sử ta cần tách kênh tín hiệu thoại ở khe thời gian số 3 (ts
2
) ta sẽ sử dụng
một phần tử AND và bộ giải mã để làm việc này.

*sơ đồ như sau:


đối với các kênh khác có thể làm tương tự.
ts2
2MCL
K

2MRx
đầu ra của tín
hiệu thoại
74LS125
DECODER

27

Đề tài:Thiết kế logic khối đồng bộ và tách kênh PCM 30/32 Nhóm 4 - ĐT03 – K45



28

×