Tải bản đầy đủ (.ppt) (3 trang)

2.1 - Khai niem ve mach logic to hop pdf

Bạn đang xem bản rút gọn của tài liệu. Xem và tải ngay bản đầy đủ của tài liệu tại đây (58.48 KB, 3 trang )


Trong mạch số, mạch tổ hợp là mạch mà trị số ổn định của tín
hiệu đầu ra ở thời điểm bất kỳ chỉ phụ thuộc vào tổ hợp các giá trị
tín hiệu đầu vào ởthời điểm đó.
Bài 2.1: khái niệm về mạch logic tổ hợp
1. Đặc điểm và ph ơng pháp biểu thị mạch logic tổ hợp.
1.1 Đặc điểm cơ bản của mạch tổ hợp:
Trong mạch tổ hợp, trạng thái mạch điện tr ớc thời điểm xét, tức
tr ớc khi có tác động của tín hiệu đầu vào, không ảnh h ởng đến tín
hiệu đầu ra.
Đặc điểm cấu trúc mạch tổ hợp là đ ợc cấu trúc nên từ các cổng
logic.
Học trình 2: mạch logic tổ hợp

Các ph ơng pháp để biểu thị chức năng logic của mạch tổ hợp là :
1.2 Ph ơng pháp biểu thị chức năng logic:

Bảng chân lý.

Biểu thức hàm số.

Bảng Karnaugh.

Sơ đồ logic.

Đồ thị thời gian dạng sóng.
Sơ đồ khối mạch tổ hợp:
Mạch tổ
hợp
x
1


x
2
x
n
y
1
y
2
y
m
y
1
= f(x
1
, x
2
, , x
n
)
y
2
= f(x
1
, x
2
, , x
n
)

y

m
= f(x
1
, x
2
, , x
n
)
Các b ớc phân tích, bắt đầu từ sơ đồ logic đã cho:
1.3 Ph ơng pháp phân tích chức năng logic:

Viết biểu thức.

Rút gọn.

Kê bảng chân lý.

2. Ph ơng pháp thiết kế logic mạch tổ hợp.
Là các b ớc cơ bản tìm ra sơ đồ mạch điện logic từ yêu cầu
nhiệm vụ logic đã cho.
Vấn đề
logic thực
Bảng chân

Bảng
Karnaugh
Tối thiểu
hóa
Tối thiểu
hóa

Biểu thức
logic
Biểu thức
tối thiểu
Sơ đồ
logic
Quá trình thiết kế nói chung của mạch tổ hợp, trong đó bao
gồm 4 b ớc chính:

Phân tích yêu cầu:
Xác định biến số đầu vào, hàm
số đầu ra và mối quan hệ logic giữa chúng với nhau.

Kê bảng chân lý.

Tối thiểu hóa.

Vẽ sơ đồ logic.

×